SN65LVDS96DGG
SN65LVDS96DGG
SMT扩展库SMT补贴嘉立创PCB免费打样
- 描述
- SN65LVDS96 Serdes(串行器/解串器)接收器
- 品牌名称
- TI(德州仪器)
- 商品型号
- SN65LVDS96DGG
- 商品编号
- C1522520
- 商品封装
- TSSOP-48-6.1mm
- 包装方式
- 管装
- 商品毛重
- 0.001克(g)
商品参数
| 属性 | 参数值 | |
|---|---|---|
| 商品目录 | 串行器/解串器 | |
| 类型 | 解串器 | |
| 数据速率 | - |
| 属性 | 参数值 | |
|---|---|---|
| 时钟频率(fc) | 68MHz | |
| 工作电压 | 3.3V | |
| 工作温度 | -40℃~+85℃ |
商品概述
SN65LVDS96 LVDS 串行器/解串器接收器包含三个串行输入7位并行输出移位寄存器、一个7倍时钟合成器以及四个低压差分信号(LVDS)线接收器,集成于单一集成电路中。这些功能允许从兼容的发射器(如SN65LVDS95)通过四对平衡导线接收同步数据,并扩展为21位单端LVTTL同步数据,传输速率较低。
在接收时,高速LVDS数据以LVDS输入时钟(CLKIN)七倍的速率被接收并加载到寄存器中。然后,数据以CLKIN的速率卸载到21位宽的LVTTL并行总线上。锁相环时钟合成器电路生成7倍时钟用于内部时钟,并生成一个输出时钟用于扩展数据。SN65LVDS96在输出时钟(CLKOUT)的上升沿呈现有效数据。
SN65LVDS96只需要四个线端接电阻用于差分输入,几乎不需要控制。数据总线在发射器输入端和接收器输出端看起来是一样的,数据传输对用户是透明的。唯一的用户干预可能是使用关断/清除(SHTDN)低电平输入来抑制时钟并关闭LVDS接收器以降低功耗。此信号上的低电平会将所有内部寄存器清零。
商品特性
- 最高可达1.428 Gbit/s吞吐量的3:21数据通道压缩,适用于具有极低电磁干扰的点对点子系统通信
- 3个数据通道和时钟低压差分输入通道以及21个数据和时钟低压TTL输出通道
- 单3.3V电源供电,功耗典型值为250mW
- 5V耐受SHTDN输入
- 上升沿时钟触发输出
- 总线引脚可承受4kV HBM ESD
- 采用终端间距为20密耳的薄型小外形封装
- 禁用时功耗<1mW
- 宽相位锁定输入频率范围20MHz至68MHz
- PLL输入无需外部组件
- 满足或超过ANSI EIA/TIA-644标准的要求
- 工业温度认证-40°C至85°C
- 替代DS90CR216
应用领域
- 16位总线扩展
- 带奇偶校验的16位总线扩展
- 低成本虚拟背板收发器
优惠活动
购买数量
(40个/管,最小起订量 1 个)个
起订量:1 个40个/管
总价金额:
¥ 0.00近期成交0单
相似推荐
其他推荐
- SN65LVDS95DGG
- DS99R103TVS/NOPB
- DS92LV16TVHG/NOPB
- DS92LV3241TVS/NOPB
- SN75LVDT1422PAG
- TLK2501IRCP
- DS90CR483AVJD/NOPB
- SCAN921226HSM/NOPB
- DS99R101VS/NOPB
- DS99R105VS/NOPB
- DS92LV3221TVS/NOPB
- SN65LVDS93BDGG
- SN65LVDS301ZQE
- DS90CR484AVJD/NOPB
- CLC021AVGZ-5.0/NOPB
- SN65LVDS93DGG
- LMH0030VS/NOPB
- SN65LVDS93ADGG
- DS90CR485VS/NOPB
- SCAN928028TUF/NOPB
- SCAN921260UJB/NOPB
