我的订单购物车(0)联系客服帮助中心供应商合作嘉立创产业服务群
领券中心备货找料立推专区爆款推荐TI订货PLUS会员BOM配单工业品PCB/SMT面板定制
SN75LVDT1422PAG实物图
  • SN75LVDT1422PAG商品缩略图

温馨提醒:图片仅供参考,商品以实物为准

SN75LVDT1422PAG

14位全双工串行器/解串器

SMT扩展库SMT补贴嘉立创PCB免费打样
描述
集成终止电阻,支持10MHz至100MHz移位时钟,支持展频时钟,数据速率175Mbytes/sec,在TX/RX模式下。
品牌名称
TI(德州仪器)
商品型号
SN75LVDT1422PAG
商品编号
C1522540
商品封装
TQFP-64(10x10)​
包装方式
托盘
商品毛重
0.001克(g)

商品参数

属性参数值
商品目录串行器/解串器
类型串行器,解串器
数据速率-
属性参数值
时钟频率(fc)100MHz
工作电压3.3V
工作温度-10℃~+70℃

商品概述

SN75LVDT1422全双工串行器/解串器集成了一个14位串行器和一个14位解串器。串行器的操作与解串器的操作相互独立。14位串行器接收14路TTL输入线信号,并生成2路LVDS高速串行数据流和一路LVDS时钟信号。14位解串器接收3路LVDS输入信号(2路高速串行数据流和一路LVDS时钟信号),并输出14路TTL数据信号和一路TTL时钟信号。

串行器在输入时钟信号(CLK IN)的上升沿或下降沿将14位数据加载到寄存器中。仅对于发送器,可通过R/F选择引脚选择上升沿或下降沿操作。CLK IN的频率乘以7倍后,用于以7位为一组从数据寄存器中输出数据。然后,两路高速串行数据流和一个锁相时钟(TCLK±)被输出到LVDS输出驱动器。TCLK±的频率与输入时钟CLK IN相同。

解串器通过两路高速LVDS数据线接收数据。高速数据以LVDS输入时钟(RCLK±)频率的7倍速率被接收并加载到寄存器中。然后,数据以RCLK±的速率被输出到一个14位宽的LVTTL并行总线上。SN75LVDT1422在输出时钟(CLK OUT)的下降沿输出有效数据。

SN75LVDT1422为差分LVDS输入提供了三个终端电阻,从而在降低成本和电路板空间的同时,提供了更好的整体信号完整性(SI)。数据传输对用户透明,发送器输入和接收器输出的数据总线看起来相同。用户仅需进行以下操作:

可使用TX ENABLE和RX ENABLE功能。TX和RX ENABLE电路均为高电平有效输入,分别独立使能串行器和解串器。当TX被禁用时,LVDS输出呈高阻态。当RX被禁用时,TTL输出处于已知的低电平状态。

SN75LVDT1422的工作环境温度范围为-10℃至70℃。

商品特性

  • 支持10 MHz至100 MHz的移位时钟
  • 发送/接收模式下速率达175 Mbytes/sec
  • 减小电缆尺寸、成本和系统电磁干扰
  • 双向数据通信,在100 MHz最坏情况模式下,典型总功耗<360 mW
  • 掉电模式:典型功耗<500 μW
  • PLL输入和输出无需外部组件,与TIA/EIA - 644 LVDS标准兼容,ESD等级>5 kV(HBM)
  • 集成终端电阻,支持扩频时钟
  • 64引脚TQFP封装(PAG)

应用领域

  • 闪存卡
  • 普通纸复印机
  • 打印机