我的订单购物车(0)联系客服帮助中心供应商合作嘉立创产业服务群
领券中心备货找料立推专区爆款推荐TI订货PLUS会员BOM配单工业品PCB/SMT面板定制
HMC7044LP10BETR实物图
  • HMC7044LP10BETR商品缩略图
  • HMC7044LP10BETR商品缩略图
  • HMC7044LP10BETR商品缩略图

温馨提醒:图片仅供参考,商品以实物为准

HMC7044LP10BETR

3.2 GHz 14路输出 JESD204B 抖动衰减器

SMT扩展库SMT补贴嘉立创PCB免费打样
描述
带JESD204B接口的高性能、3.2GHz、14路输出抖动衰减器
品牌名称
ADI(亚德诺)
商品型号
HMC7044LP10BETR
商品编号
C514403
商品封装
LFCSP-68(10x10)​
包装方式
编带
商品毛重
0.385克(g)

商品参数

属性参数值
商品目录时钟发生器/频率合成器/PLL
最大输出频率-
工作电压3.135V~3.465V
属性参数值
输出通道数14
工作温度-40℃~+85℃
时钟/振荡器外置

商品概述

HMC7044是一款高性能、双环、整数N抖动衰减器,能够为具有并行或串行(JESD204B类型)接口的高速数据转换器执行参考选择和超低相位噪声频率生成。HMC7044具有两个整数模式PLL和片上重叠VCO,分别可通过SPI选择,调谐范围较宽,约为2.5 GHz和3 GHz。该器件旨在满足GSM和LTE基站设计的要求,并提供广泛的时钟管理和分配功能,以简化基带和无线电卡时钟树设计。HMC7044提供14个低噪声且可配置的输出,以便灵活地与包括数据转换器、现场可编程门阵列(FPGA)和混频器本振(LO)在内的多种不同组件接口。 HMC7044的DCLK和SYSREF时钟输出可配置为支持CML、LVDS、LVPECL和LVCMOS等信令标准,以及不同的偏置设置,以补偿不同的电路板插入损耗。

商品特性

  • 噪声基底:2457.6 MHz时为−156 dBc/Hz
  • 低相位噪声:800 kHz、983.04 MHz输出时为−141.7 dBc/Hz
  • 每个14个时钟输出通道上最多可从PLL2编程14个LVDS、LVPECL或CML类型的设备时钟(DCLK)
  • 可通过SPI编程的相位噪声与功耗关系
  • SYSREF有效中断,简化JESD204B同步
  • 窄带、双核心VCO
  • 最多2个缓冲压控振荡器(VCXO)输出
  • 最多4个LVDS、LVPECL、CMOS和CML模式的输入时钟
  • 频率保持模式,维持输出频率
  • 信号丢失(LOS)检测和无缝参考切换
  • 4个GPIO告警/状态指示器,用于确定系统健康状况
  • 外部VCO输入,支持高达6000 MHz
  • 板载稳压器,具有出色的电源抑制比(PSRR)
  • 68引脚、10 mm×10 mm LFCSP封装

应用领域

  • JESD204B时钟生成
  • 蜂窝基础设施(多载波GSM、LTE、W-CDMA)
  • 数据转换器时钟
  • 微波基带卡
  • 相控阵参考分配

数据手册PDF