我的订单购物车(0)联系客服帮助中心供应商合作嘉立创产业服务群
领券中心备货找料立推专区爆款推荐TI订货PLUS会员BOM配单PCB/SMT工业品面板定制
预售商品
SN75LVDS86DGG实物图
  • SN75LVDS86DGG商品缩略图

温馨提醒:图片仅供参考,商品以实物为准

SN75LVDS86DGG

FlatLinkTM 接收器

SMT扩展库SMT补贴嘉立创PCB免费打样
描述
SN75LVDS86 FlatLink接收器包含三个串行输入7位并行输出移位寄存器、一个7倍时钟合成器和四个低电压差分信号(LVDS)线接收器。这些功能允许从兼容的发射器接收同步数据,并扩展为21位单端低电压TTL (LVTTL)同步数据。
品牌名称
TI(德州仪器)
商品型号
SN75LVDS86DGG
商品编号
C1544441
商品封装
TSSOP-48-6.1mm​
包装方式
管装
商品毛重
0.001克(g)

商品参数

属性参数值
商品目录其他接口
工作电压3.3V
属性参数值
工作温度0℃~+70℃

商品概述

SN75LVDS86 FlatLink 接收器包含三个串行输入7位并行输出移位寄存器、一个7倍时钟合成器以及四个低压差分信号(LVDS)线接收器,集成在一个单片集成电路中。这些功能允许从兼容的发射器(如SN75LVDS81、83、84或85)通过四对平衡导线接收同步数据,并将其扩展为21位单端低电压TTL(LVTTL)同步数据,传输速率较低。

在接收时,高速LVDS数据以LVDS输入时钟(CLKIN)速率的七倍(7x)被接收并加载到寄存器中。然后,数据以CLKIN速率卸载到21位宽的LVTTL并行总线上。相位锁定环(PLL)时钟合成器电路生成用于内部时钟和扩展数据输出时钟的7x时钟。SN75LVDS86在输出时钟(CLKOUT)的下降沿提供有效数据。

SN75LVDS86仅需要四个线端接电阻用于差分输入,且几乎不需要控制。数据总线在发射器的输入端与接收器的输出端看起来相同,数据传输对用户来说是透明的。唯一的可能用户干预是使用关断/清除(SHTDN)低电平有效输入来抑制时钟并关闭LVDS接收器以降低功耗。该信号上的低电平会将所有内部寄存器清零。

SN75LVDS86的LVDS接收器包括开路故障安全设计,当输入未连接到LVDS驱动器时,接收器输出变为低电平。即使线路在接收器输入端进行差分端接时也是如此。

SN75LVDS86的工作环境温度范围为0°C至70°C。

优惠活动

购买数量

(40个/管,最小起订量 1 个)
起订量:1 个40个/管

总价金额:

0.00

近期成交0