我的订单购物车(0)联系客服帮助中心供应商合作嘉立创产业服务群
领券中心备货找料立推专区爆款推荐TI订货PLUS会员BOM配单PCB/SMT工业品面板定制
预售商品
MC100EL15DR2实物图
  • MC100EL15DR2商品缩略图

温馨提醒:图片仅供参考,商品以实物为准

MC100EL15DR2

MC100EL15DR2

SMT扩展库SMT补贴嘉立创PCB免费打样
品牌名称
onsemi(安森美)
商品型号
MC100EL15DR2
商品编号
C3613476
商品封装
SOIC-16​
包装方式
编带
商品毛重
0.277克(g)

商品参数

暂无内容图标

参数完善中

商品概述

MC10EL/100EL15是一款低偏斜1:4时钟分配芯片,专为低偏斜时钟分配应用而设计。VBB引脚是内部生成的电源,仅该器件具备此引脚。对于单端输入情况,未使用的差分输入应连接到VBB,作为开关参考电压。VBB也可对交流耦合输入进行再偏置。使用时,通过0.01 μF电容对VBB和VCC进行去耦,并将电流源或吸收限制在0.5 mA。不使用时,VBB应悬空。 EL15具有多路复用时钟输入功能,可同时分配低速扫描或测试时钟以及高速系统时钟。当SEL引脚为低电平(或悬空并由输入下拉电阻拉至低电平)时,将选择差分时钟输入。 公共使能(EN)是同步的,因此输出仅在已处于低电平时才会被使能/禁用。这避免了在启用/禁用器件时像异步控制那样产生残缺时钟脉冲的可能性。内部触发器在输入时钟的下降沿触发,因此所有相关规格限制均参考时钟输入的负边沿。 100系列具备温度补偿功能。

商品特性

  • 输出间偏斜50 ps
  • 同步使能/禁用
  • 多路复用时钟输入
  • PECL模式工作范围:VCC = 4.2 V至5.7 V,VEE = 0 V
  • NECL模式工作范围:VCC = 0 V,VEE = -4.2 V至 -5.7 V
  • CLK、SCLK、SEL和EN引脚具有内部输入下拉电阻
  • 这些器件无铅、无卤素且符合RoHS标准

数据手册PDF

优惠活动

购买数量

(2500个/圆盘,最小起订量 1 个)
起订量:1 个2500个/圆盘

近期成交0