8103608SA
商品参数
| 属性 | 参数值 | |
|---|---|---|
| 商品目录 | 可编程逻辑器件(CPLD/FPGA) | |
| 类型 | PAL | |
| 工作电压(VCCIO) | 4.5V~5.5V |
| 属性 | 参数值 | |
|---|---|---|
| 逻辑单元数 | - | |
| 逻辑阵列块数量 | - | |
| 工作温度 | - |
商品概述
PAL16R8系列(PAL16L8、PAL16R8、PAL16R6、PAL16R4)包含PAL16R8 - 5/4子系列,该子系列在20引脚TTL PAL器件系列中速度最快,非常适合高性能应用。PAL16R8系列提供标准的20引脚DIP和PLCC引脚排列以及28引脚PLCC引脚排列。28引脚PLCC引脚排列在输出端之间交错设置了七个额外的接地引脚,以降低噪声并提高速度。 该系列采用先进的沟槽隔离双极工艺和熔丝链技术。这些器件为用户提供可编程逻辑,可减少芯片数量,替代传统的SSI/MSI门电路和触发器。 系统工程师可根据所需的逻辑功能,通过熔断熔丝链来配置器件内的与门和或门,从而在芯片上实现设计。以前需要耗时布局的门电路之间的复杂互连,现在从印刷电路板转移到了硅片上,在原型制作或生产过程中可以轻松修改。 PAL器件实现了常见的布尔逻辑传递函数——积之和。PAL器件是一个可编程与阵列驱动一个固定或阵列。与阵列被编程以创建定制的乘积项,而或阵列在输出端对选定的项求和。 此外,PAL器件还提供以下选项:
- 可变的输入/输出引脚比例
- 可编程三态输出
- 带反馈的寄存器 所有连接都断开的乘积项呈现逻辑高电平状态;连接到任何单个输入的原码和反码的乘积项呈现逻辑低电平状态。寄存器由D型触发器组成,在时钟信号从低到高转换时加载数据。未使用的输入引脚应连接到Vcc或GND。 整个PAL器件系列得到了FusionPLD合作伙伴的支持。PAL系列可在传统的PAL器件编程器上进行编程,需配备合适的适配模块和插座适配器模块。一旦PAL器件编程并验证完成,可额外断开一个连接以防止模式被读出。此功能可保护专有电路。
商品特性
- 最大传播延迟低至4.5 ns
- 流行的20引脚架构:16L8、16R8、16R6、16R4
- 可作为高速TTL逻辑的可编程替代品
- 寄存器预加载,便于测试
- 上电复位,用于初始化
- 通过FusionPLD合作伙伴获得广泛的第三方软件和编程器支持
- 20引脚DIP和PLCC封装节省空间
- 28引脚PLCC - 4封装提供超纯净的高速信号
优惠活动
购买数量
(1个/袋,最小起订量 1 个)个
起订量:1 个1个/袋
近期成交0单
