商品参数
参数完善中
商品概述
AD6672是一款11位中频接收器,采样速率高达250 MSPS。AD6672旨在支持通信应用,这些应用需要低成本、小尺寸、宽带宽和多功能性。 ADC内核采用多级差分流水线架构,并集成了输出误差校正逻辑。该ADC具有宽带宽输入,支持多种用户可选的输入范围。集成的电压基准简化了设计考量。提供占空比稳定器,以补偿ADC时钟占空比的变化,使转换器保持出色的性能。 ADC内核输出在内部连接到噪声整形再量化器(NSR)模块。该器件支持两种输出模式,可通过串行端口接口(SPI)进行选择。启用NSR功能后,ADC的输出会经过处理,使AD6672在奈奎斯特带宽的有限区域内支持增强的SNR性能,同时保持11位输出分辨率。NSR模块经过编程,可提供高达采样时钟33%的带宽。例如,在采样时钟速率为250 MSPS时,对于185 MHz的输入频率(fIN)和82 MHz的带宽,AD6672可实现高达73.6 dBFS的SNR。 禁用NSR模块时,ADC数据直接提供给输出端,输出分辨率为11位。在此模式下工作时,AD6672在整个奈奎斯特带宽内可实现高达66.6 dBFS的SNR。
商品特性
- 11位、250 MSPS输出数据速率
- 启用NSR时的性能:在250 MSPS下,55 MHz至185 MHz频段内SNR为75.2 dBFS;在250 MSPS下,82 MHz至185 MHz频段内SNR为72.8 dBFS
- 禁用NSR时的性能:在250 MSPS下,高达185 MHz时SNR为66.4 dBFS;在250 MSPS下,高达185 MHz时无杂散动态范围(SFDR)为87 dBc
- 总功耗:250 MSPS时为358 mW
- 1.8 V电源电压
- 低压差分信号(LVDS,符合ANSI-644标准)输出
- 整数1至8的输入时钟分频器(最大输入625 MHz)
- 内部ADC电压基准
- 灵活的模拟输入范围:峰峰值1.4 V至2.0 V(标称峰峰值1.75 V)
- 串行端口控制
- 节能掉电模式
应用领域
- 通信
- 分集无线电和智能天线(MIMO)系统
- 多模数字接收器(3G):WCDMA、LTE、CDMA2000、WiMAX、TD-SCDMA
- I/Q解调系统
- 通用软件无线电
相似推荐
其他推荐
- AD6672BCPZRL7-250
- AD6673BCPZ-250
- AD6673BCPZRL7-250
- AD6674BCPZ-1000
- AD6674BCPZ-500
- AD6674BCPZ-750
- AD6674BCPZRL7-1000
- AD6674BCPZRL7-500
- AD6674BCPZRL7-750
- AD6676BCBZRL
- AD6677BCPZ
- AD6677BCPZRL7
- AD6679BBPZ-500
- AD6679BBPZRL7-500
- AD6684BCPZRL7-500
- AD6688BBPZRL-3000
- AD9361BBCZ-REEL
- AD9363ABCZ
- AD9364BBCZREEL
- AD9375BBCZ
- ADF5902WCCPZ
