商品参数
参数完善中
商品概述
直接式Rambus时钟发生器(DRCG)提供必要的时钟信号,以支持直接式Rambus内存子系统。它包含用于将直接式Rambus通道时钟与外部系统或处理器时钟同步的信号。其设计旨在支持台式机、工作站、服务器和移动PC主板上的直接式Rambus内存。DRCG还为广泛的直接式Rambus内存应用提供了现成的解决方案。
DRCG为直接式Rambus内存子系统提供时钟倍频和相位对齐功能,以实现Rambus通道和ASIC时钟域之间的同步通信。在直接式Rambus内存子系统中,系统时钟源分别为DRCG和内存控制器提供REFCLK和PCLK时钟参考。DRCG对REFCLK进行倍频,并向RDRAM和内存控制器驱动高速BUSCLK。内存控制器中的齿轮比逻辑将PCLK和BUSCLK频率分别除以比率M和N,使得PCLKM = SYNCLKN,其中SYNCLK = BUSCLK/4。DRCG检测PCLKM和SYNCLKN之间的相位差,并调整BUSCLK的相位,以使PCLKM和SYNCLKN之间的偏斜最小化。这允许数据在SYNCLK/PCLK边界上传输,而不会产生额外的延迟。
用户可通过倍频和模式选择端子进行控制。倍频端子可从四种时钟频率倍频比中选择一种,在时钟参考范围为33 MHz至100 MHz的情况下,生成267 MHz至400 MHz的BUSCLK频率。模式选择端子可用于选择旁路模式,在该模式下,倍频后的参考时钟直接输出到Rambus通道,适用于不需要Rambus时钟与系统时钟同步的系统。还提供了测试模式,用于绕过PLL并在Rambus通道上输出REFCLK,以及将输出置于高阻抗状态以进行电路板测试。
CDCR83的工作环境温度范围为-40℃至85℃。
商品特性
- 适用于直接式Rambus内存系统的400 MHz差分时钟源,数据传输速率达800 MHz
- 使Rambus通道的时钟域与外部系统或处理器时钟同步
- 三种电源工作模式,可将移动和其他对电源敏感的应用的功耗降至最低
- 采用单一3.3 V电源供电,300 MHz时典型功耗为120 mW
- 采用收缩小外形封装(DBQ)
- 支持频率倍频器:4、6、8、16/3
- PLL无需外部组件
- 支持独立通道时钟
- 具备扩频时钟跟踪能力,可降低电磁干扰
- 设计用于与德州仪器(TI)的133 MHz时钟合成器CDC924和CDC921配合使用
- 400 MHz时,周期对周期抖动小于50 ps
- 经Gigatest Labs认证,超过Rambus DRCG验证要求
- 支持-40℃至85℃的工业温度范围
其他推荐
- SI5338A-B11499-GM
- SI53019-A05AGMR
- W971GG6NB-18I TR
- SI5338A-B11392-GM
- IS46LQ16256A-062TBLA1
- IS43LR32640B-6BLI
- SI5338A-B07712-GM
- IS43R86400D-5TLI-TR
- IS43LR32320B-6BL-TR
- IS43TR81280CL-107MBLI-TR
- AS4C256M8D3LC-12BCN
- IS46TR16640CL-107MBLA2-TR
- SI5338P-B11617-GMR
- AS4C256M8D3LC-12BCNTR
- AS4C1G8D4-75BINTR
- IS46QR16512A-075VBLA2-TR
- 0431782001
- 627-11W1222-2NA
- VS-42HF140
- SIT1602BC-13-30E-40.500000
- 09195106322
