82V3399BNLG
82V3399BNLG
SMT扩展库SMT补贴嘉立创PCB免费打样
- 品牌名称
- RENESAS(瑞萨)/IDT
- 商品型号
- 82V3399BNLG
- 商品编号
- C1540550
- 商品封装
- QFN-72-EP(10x10)
- 包装方式
- 托盘
- 商品毛重
- 0.001克(g)
商品参数
参数完善中
商品概述
82V3399是一种用于SONET/SDH/同步以太网设备、DWDM和无线基站中的Stratum 3, 4E, 4, SMC, EEC-Option1, EEC-Option2时钟的同步设备时钟源的单芯片集成解决方案。
该器件支持多种输入时钟源:从同步以太网恢复的时钟、STM-N或OC-n、PDH网络同步时钟以及外部同步参考时钟。
该器件由T0和T4路径组成。T0路径是一个高质量且高度可配置的路径,为SONET/SDH/同步以太网网络内的节点时钟同步提供系统时钟。T4路径较为简单且配置较少,用于设备同步。T4路径可以独立于T0路径锁定,也可以锁定到T0路径。
T0和T4路径的输入时钟可以自动或手动选择。T0和T4路径均支持三种主要工作模式:自由运行模式、锁定模式和保持模式。在自由运行模式下,DPLL参考主时钟。在锁定模式下,DPLL锁定到选定的输入时钟。在保持模式下,DPLL使用在锁定模式下获得的频率数据。无论处于哪种工作模式,DPLL都能提供稳定的性能,不受工作条件或硅工艺变化的影响。
该器件还提供了两个高性能APLL,可用于低抖动的SONET和以太网时钟。
该器件提供可编程的DPLL带宽:0.5 mHz至560 Hz(分19步)和阻尼系数:1.2至20(分5步)。不同的设置覆盖了所有SONET/SDH时钟同步需求。
在不同应用中,需要一个非常稳定的输入作为主时钟。主时钟用作器件内所有电路的参考时钟,并可以在±741 ppm范围内进行校准。
所有读/写寄存器都通过微处理器接口访问。该器件支持I2C和串行微处理器接口模式。
通常,该器件可用于主/从应用。在这种应用中,应使用两个器件一起工作,以防止单个芯片故障导致的系统保护问题。
应用领域
- 1 千兆以太网和 10 千兆以太网
- BITS / SSU
- SMC / SEC (SONET / SDH)
- DWDM 交叉连接和传输设备
- 同步以太网设备
- 中心局定时源和分配
- 核心和接入IP交换机/路由器
- 千兆和太比特IP交换机/路由器
- IP 和 ATM 核心交换机及接入设备
- 移动通信和WLL基站节点时钟
- 宽带和多业务接入设备
优惠活动
购买数量
(168个/托盘,最小起订量 1 个)个
起订量:1 个168个/托盘
总价金额:
¥ 0.00近期成交0单
