82P33714ANLG
82P33714ANLG
SMT扩展库SMT补贴嘉立创PCB免费打样
- 品牌名称
- RENESAS(瑞萨)/IDT
- 商品型号
- 82P33714ANLG
- 商品编号
- C1540664
- 商品封装
- VFQFPN-72(10x10)
- 包装方式
- 托盘
- 商品毛重
- 0.001克(g)
商品参数
参数完善中
商品概述
82P33714 同步以太网(SyncE)同步设备定时源(SETS)依据 ITU-T G.8264 和 ITU-T G.8262 标准,为基于 SyncE 的时钟提供管理定时参考、时钟生成和定时路径的工具。82P33714 满足 ITU-T G.8262 对同步以太网设备时钟(EEC)以及 ITU-T G.813 对同步设备时钟(SEC)的要求。该设备输出的低抖动时钟可直接同步以太网接口,以及 SONET/SDH 和 PDH 接口。 82P33714 支持四个差分参考输入和两个单端参考输入,可在常见的 GNSS、以太网、SONET/SDH 和 PDH 频率下工作,频率范围从每秒 1 个脉冲(PPS)到 650 MHz。设备会持续监测参考信号的丢失情况以及频率偏移,监测阈值由用户编程设定。所有参考信号均可用于两个数字锁相环(DPLL)。每个 DPLL 的活动参考信号由强制选择或基于用户编程优先级、锁定允许范围以及参考监测器和信号丢失(LOS)输入的自动选择来确定。 82P33714 可将时钟参考信号和相关的锁相同步信号作为一对输入。DPLL1 可锁定时钟参考信号,并使帧同步和多帧同步输出与配对的同步输入对齐。该设备允许将任何差分或单端参考输入配置为同步输入,这些同步输入可与其他任何差分或单端参考输入相关联。输入同步信号的频率可以是 1 PPS、2 kHz、4 kHz 或 8 kHz。
商品特性
- 差分参考输入(IN1 至 IN4)可接受 1 PPS 至 650 MHz 之间的时钟频率
- 单端输入(IN5 至 IN6)可接受 1 PPS 至 162.5 MHz 之间的参考时钟频率
- 信号丢失(LOS)引脚(LOS0 至 LOS3)可分配给任何时钟参考输入
- 参考监测器根据活动、频率和 LOS 引脚情况判定参考信号是否合格
- 自动参考选择状态机根据参考监测器、优先级表、恢复和非恢复设置以及其他可编程设置为每个 DPLL 选择活动参考信号
- 分数 N 输入分频器使 DPLL 能够锁定广泛的参考时钟频率,包括:10/100/1000 以太网、10G 以太网、OTN、SONET/SDH、PDH、TDM、GSM、CPRI 和 GNSS 频率
- 任何参考输入(IN1 至 IN6)均可指定为与可选参考时钟输入相关联的外部同步脉冲输入(1 PPS、2 kHz、4 kHz 或 8 kHz)
- FRSYNC_8K_1PPS 和 MFRSYNC_2K_1PPS 输出同步脉冲,这些脉冲与所选外部输入同步脉冲对齐,并与相关参考时钟输入频率锁定
- DPLL1 的带宽可配置为 0.09 mHz 至 567 Hz 之间
- DPLL1 可锁定频率在 1 PPS 至 650 MHz 之间的输入参考信号
- DPLL2 可锁定频率在 8 kHz 至 650 MHz 之间的输入参考信号
- DPLL1 符合 ITU-T G.8262 同步以太网设备时钟(EEC)标准、G.813 同步设备时钟(SEC)标准,以及 Telcordia GR-253-CORE/GR-1244-CORE 第 3 级时钟(S3)和 SONET 最小时钟(SMC)标准
- DPLL1 生成具有 PDH、TDM、GSM、CPRI/OBSAI、10/100/1000 以太网和 GNSS 频率的时钟;这些时钟可直接从 OUT1 和 OUT8 输出
- DPLL2 生成高达 100 MHz 的 N x 8 kHz 时钟,从 OUT9 和 OUT10 输出
- APLL1 和 APLL2 连接到 DPLL1
- APLL1 和 APLL2 生成 10/100/1000 以太网、10G 以太网或 SONET/SDH 频率的时钟
- 系统时钟可使用八种常见的 TCXO/OCXO 频率中的任何一种:10 MHz、12.8 MHz、13 MHz、19.44 MHz、20 MHz、24.576 MHz、25 MHz 或 30.72 MHz
- 主机处理器可使用 I2C 从机、SPI 或 UART 接口访问控制和状态寄存器
- I2C 主机接口可在复位后自动从外部 EEPROM 加载设备配置
- 差分输出 OUT3 至 OUT6 输出频率在 1 PPS 至 650 MHz 之间的时钟
- 单端输出 OUT1、OUT2、OUT7 和 OUT8 输出频率在 1 PPS 至 125 MHz 之间的时钟
- 单端输出 OUT9 和 OUT10 输出高达 100 MHz 的 N*B kHz 倍频时钟
- DPLL1 支持为 IN1 至 IN6 每个输入独立编程延迟;每个输入的延迟可按 0.61 ns 的步长编程,范围约为 ±78 ns
- DPLL1 的输入到输出相位延迟可按 0.0745 ps 的步长编程,总范围为 ±20 μs
- OUT1(来自 APLL1)至 OUT8 每个输出分频器的时钟相位可按约 200 ps 的步长单独编程,总范围为 +/-180°
- 1149.1 JTAG 边界扫描
- 72-QFN 环保封装
应用领域
- 接入路由器、边缘路由器、核心路由器
- 运营商以太网交换机
- 多业务接入平台
- PON OLT
- LTE eNodeB
- ITU-T G.8264 同步设备定时源(SETS)
- ITU-T G.8262 同步以太网设备时钟(EEC)
- ITU-T G.813 同步设备时钟(SEC)
- Telcordia GR-253-CORE/GR1244-CORE 第 3 级时钟(S3)和 SONET 最小时钟(SMC)
