NB3L8533DTR2G
NB3L8533DTR2G
SMT扩展库SMT补贴嘉立创PCB免费打样
- 描述
- NB3L8533 是一款低歪曲率 1:4 LVPECL 时钟扇出缓冲器,明确适用于低输出歪曲率应用。NB3L8533 具有可由差分或单端输入驱动的多路复用时钟输入,可用于分发更低速时钟以及高速系统时钟。CLK_SEL 引脚为低电平(或保持开路并由内部下拉电阻拉低时)时将选择差分时钟输入 CLK 和 CLKb。当 CLK_SEL 为高电平时,将选择差分 PCLK 和 PCLKb 输入。公共启用 (CLK_EN) 同步,因此输出仅在处于低电平状态时才启用/禁用。这样会避免当设备启用/禁用时产生短时钟脉冲,这种情况可能发生在异步控制中。内部触发器在输入时钟的下降边进行计时,因此,所有相关规格限制都参考到时钟输入的负边。
- 品牌名称
- onsemi(安森美)
- 商品型号
- NB3L8533DTR2G
- 商品编号
- C904313
- 商品封装
- TSSOP-20
- 包装方式
- 编带
- 商品毛重
- 0.2克(g)
商品参数
| 属性 | 参数值 | |
|---|---|---|
| 商品目录 | 时钟缓冲器/驱动器/分配器 | |
| 最大输出频率 | 650MHz |
| 属性 | 参数值 | |
|---|---|---|
| 工作电压 | 2.375V~3.63V | |
| 工作温度 | -40℃~+85℃ |
商品概述
NB3L8533是一款低偏斜1:4 LVPECL时钟扇出缓冲器,专为低输出偏斜应用而设计。 NB3L8533具有一个复用输入,可由差分或单端输入驱动,以便与高速系统时钟一起分配低速时钟。 当CLK_SEL引脚为低电平(或悬空并由内部下拉电阻拉低)时,将选择差分时钟输入CLK和CLK。当CLK_SEL为高电平时,将选择差分PCLK和PCLK输入。 通用使能(CLK_EN)是同步的,因此输出仅在其已经处于低电平时才会被使能/禁用。这避免了在启用/禁用器件时产生残缺时钟脉冲的可能性,而异步控制可能会出现这种情况。内部触发器在输入时钟的下降沿触发,因此,所有相关的规格限制均参考时钟输入的负沿。
商品特性
- 最大时钟输出频率650 MHz
- CLK/CLK可接受LVPECL、LVDS、HCSL、STTL和HSTL
- PCLK/PCLK可接受LVPECL、LVDS、CML和SSTL
- 四个差分LVPECL时钟输出
- 最大传播延迟1.5 ns
- 工作范围:VCC = 2.375 V至3.630 V
- LVCMOS兼容控制输入
- 可选差分时钟输入
- 同步时钟使能
- 输出间最大偏斜30 ps
- 环境工作温度范围:-40℃至+85℃
- TSSOP - 20封装
- 这些是无铅器件
应用领域
- 计算与电信
- 路由器、服务器和交换机
- 背板
优惠活动
购买数量
(2500个/圆盘,最小起订量 1 个)个
起订量:1 个2500个/圆盘
近期成交0单

