MC100LVEP210FARG
MC100LVEP210FARG
- 描述
- MC100LVEP210 是一款低歪曲率 1:5 双路差分驱动器,在设计时考虑到了时钟分配。如使用 VBB 输出,ECL/PECL 输入信号可以是差分或单端信号。信号被扇出到 5 个相同的差分输出。当 EP210 在 PECL 模式下运行时,可以使用 HSTL 输入。LVEP210 可特别保证低输出对输出歪曲率。优化的设计、布局和处理可最大程度降低器件内和器件之间的歪曲率。为了确保达到严格的歪曲率规范,即使只使用一个输出,差分输出的两端也需要同样端接到 50Ω。如果未使用输出对,则两个输出都可以保持开路状态(未端接),而不影响歪曲率。与大多数其他 ECL 器件一样,MC100LVEP210 可在 PECL 模式下由正向 VCC 电源供电。因此,在 +3.3 V 或 +2.5 V 系统中使用 LVEP210,可实现高性能的时钟分配。单端 CLK 输入运行限于 PECL 模式下 VCC ≤ 3.0 V,或 NECL 模式下 VEE ≤ -3.0 V。设计人员可利用 LVEP210 的性能在背板或主板上分配低歪曲率时钟。在 PECL 环境中,通常使用串行或戴维宁线路终端,因为它们无需额外的电源。有关使用 PECL 的更多信息,设计人员应参考应用注释 AN1406/D。
- 品牌名称
- onsemi(安森美)
- 商品型号
- MC100LVEP210FARG
- 商品编号
- C903118
- 商品封装
- LQFP-32(7x7)
- 包装方式
- 编带
- 商品毛重
- 0.57475克(g)
商品参数
| 属性 | 参数值 | |
|---|---|---|
| 商品目录 | 时钟缓冲器/驱动器/分配器 | |
| 最大输出频率 | 3GHz |
| 属性 | 参数值 | |
|---|---|---|
| 工作电压 | 2.375V~3.8V | |
| 工作温度 | -40℃~+85℃ |
商品概述
MC100LVEP210是一款低偏斜的1对5双差分驱动器,专为时钟分配而设计。若使用VBB输出,ECL/PECL输入信号可以是差分信号或单端信号。信号会扇出到5个相同的差分输出端。当EP210工作在PECL模式时,可使用HSTL输入。 LVEP210特别保证了低的输出间偏斜。优化的设计、布局和工艺将器件内部以及器件之间的偏斜降至最低。 为确保实现严格的偏斜规格,即使仅使用一个输出,差分输出的两端也需要同样端接至50 Ω。若某一输出对未使用,两个输出端可悬空(不端接),且不会影响偏斜。 与大多数其他ECL器件一样,MC100LVEP210可在PECL模式下由正VCC电源供电。这使得LVEP210可用于+3.3 V或+2.5 V系统中的高性能时钟分配。在PECL模式下,单端CLK输入操作仅限于VCC ≥ 3.0 V;在ECL模式下,仅限于VEE ≤ -3.0 V。 设计人员可利用LVEP210的性能,在背板或电路板上分配低偏斜时钟。在PECL环境中,通常使用串联或戴维南线路端接,因为它们无需额外的电源。有关使用PECL的更多信息,设计人员应参考应用笔记AN1406/D。
商品特性
- 典型器件间偏斜:85 ps
- 典型输出间偏斜:20 ps
- VBB输出
- 抖动均方根值小于1 ps
- 典型传播延迟:350 ps
- 典型最大频率 >3 GHz
- 100系列具备温度补偿功能
- PECL和HSTL模式工作范围:VCC = 2.375 V至3.8 V,VEE = 0 V
- NECL模式工作范围:VCC = 0 V,VEE = -2.375 V至 -3.8 V
- 输入悬空默认状态
- 与LVDS输入兼容
- 与MC100EP210完全兼容
- 这些器件为无铅器件
交货周期
订货79-81个工作日购买数量
(2000个/圆盘,最小起订量 2000 个)个
起订量:2000 个2000个/圆盘
总价金额:
¥ 0.00近期成交0单
