我的订单购物车(0)联系客服帮助中心供应商合作嘉立创产业服务群
领券中心备货找料立推专区爆款推荐TI订货PLUS会员BOM配单PCB/SMT工业品面板定制
MC100EP195FAR2G实物图
  • MC100EP195FAR2G商品缩略图

温馨提醒:图片仅供参考,商品以实物为准

MC100EP195FAR2G

MC100EP195FAR2G

描述
NECL/PECL 输入转换。延迟部分由一个可编程的门极和多路复用器矩阵组成(如数据表逻辑图所示)。EP195 延迟增量的可数字选择分辨率约为 10 ps,最高 10.2 ns。10 个数据选择输入 D(0:9) 由锁存启用 (LEN) 控制上的高电平信号锁存在芯片上,通过这些数据选择输入 D 即可选择所需的延迟。MC10/100EP195 是一款可编程延迟芯片 (PDC),主要用于时钟去摆和计时调节。它具有一个差分可变延迟。与 D0 (LSB) 到 D9 (MSB) 相关的可变抽头数对应的大致延迟值如数据表所示。由于 EP195 设计为使用多路复用器链条,因此它具有 2.2 ns 的固定最小延迟。提供一个附加引脚 D10,用于级联多个 PDC,从而扩大可编程范围。级联逻辑允许完全控制多个 PDC。通过 CMOS、ECL 或 TTL 电平信号的 VEF(引脚 7)和 VCF(引脚 8)之间的互联组合,可对选择输入引脚 D0-D10 的阈值进行控制。对于 CMOS 输入电平,请将 VCF 和 VEF 保持开路。对于 ECL 运行,请将 VCF 和 VEF (引脚 7 和 8)保持短路。对于 TTL 电平运行,请将一个 1.5 V 参考电源连接至 VCF,并将 VEF 引脚保持开路。可在 VCF 和 VEE 之间放置 1.5 kΩ 或 500 Ω 电阻,分别用于 3.3 V 或 5.0 V 电源,从而让 VCF 引脚的参考电压达到 1.5 V。VBB 引脚作为内部产生的电源,仅可用于该器件。对于单端输入情况,将未使用的差分输入连接至 VBB,作为开关参考电压。VBB 还可重新偏置交流耦合输入。使用时,通过 0.01 F 电容器对 VBB 和 VCC 进行去耦合,并将源/汲电流限制为 0.5 mA。
品牌名称
onsemi(安森美)
商品型号
MC100EP195FAR2G
商品编号
C903113
商品封装
LQFP-32(7x7)​
包装方式
编带
商品毛重
0.57475克(g)

商品参数

属性参数值
商品目录时钟延迟
可用总延迟范围2.2ns~12.2ns
属性参数值
工作电压3V~3.6V
工作温度-40℃~+85℃

商品概述

MC10/100EP195是一款可编程延迟芯片(PDC),主要用于时钟偏斜校正和时序调整。它可为差分NECL/PECL输入转换提供可变延迟。

商品特性

  • 典型最大输入时钟频率 >1.2 GHz
  • 可编程范围:0 ns至10 ns
  • 延迟范围:2.2 ns至12.2 ns
  • 步长为10 ps
  • PECL模式工作范围:VCC = 3.0 V至3.6 V,VEE = 0 V
  • NECL模式工作范围:VCC = 0 V,VEE = -3.0 V至 -3.6 V
  • 输入开路默认状态
  • 输入安全钳位
  • EN引脚为逻辑高电平时,将强制Q端为逻辑低电平
  • D[10:0]可接受ECL、LVCMOS或LVTTL输入
  • VBB输出参考电压
  • 这些器件为无铅器件

数据手册PDF

交货周期

订货99-101个工作日

购买数量

(2000个/圆盘,最小起订量 2000 个)
起订量:2000 个2000个/圆盘

总价金额:

0.00

近期成交0