HMC1033LP6GETR
高性能、+3.3V、25 - 550 MHz时钟发生器
- 描述
- 高性能、+3.3V、25-550MHz时钟发生器
- 品牌名称
- ADI(亚德诺)
- 商品型号
- HMC1033LP6GETR
- 商品编号
- C661814
- 商品封装
- VFQFN-40(6x6)
- 包装方式
- 编带
- 商品毛重
- 0.265克(g)
商品参数
| 属性 | 参数值 | |
|---|---|---|
| 商品目录 | 时钟发生器/频率合成器/PLL | |
| 最大输出频率 | 550MHz | |
| 工作电压 | 3.15V~3.5V |
| 属性 | 参数值 | |
|---|---|---|
| 输出通道数 | 1 | |
| 工作温度 | -40℃~+85℃ |
商品概述
HMC1033LP6GE是一款低噪声、宽带3.3V时钟发生器IC,采用分数N锁相环(PLL),集成了压控振荡器(VCO)。该器件可提供25MHz至550MHz范围内的差分时钟输出。HMC1033LP6GE具有低噪声鉴相器(PD)和DeltaSigma调制器,能够以高达100MHz的频率运行,可实现更宽的环路带宽和出色的杂散性能。 HMC1033LP6GE在整个工作范围内具有业界领先的相位噪声和抖动性能,可改善链路级抖动性能、误码率(BER)和眼图指标。其出色的本底噪声(<-162 dBc/Hz)使HMC1033LP6GE成为各种应用的理想信号源,例如高速数据转换器、物理层设备(PHY)、串行器/解串器(SERDES)电路、FPGA和处理器的时钟参考。HMC1033LP6GE还可用作10G/40G/100G光模块和转发器的本振,以及10G/40G/100G线卡的主参考时钟,还可用于抖动抑制和频率转换。 HMC1033LP6GE的差分输出可设置为外部端接(可用于LVPECL操作)或内部端接(用于LVDS兼容模式或LVPECL操作)。此外,输出摆幅可调,使该器件具有灵活性,可满足各种信号电平要求。输出可进行内部端接,以减少元件数量和成本,也可使用标准LVPECL端接方法进行外部端接。输出静音功能允许用户关闭输出,这在电路板测试或调试时可能会用到。LVPECL/LVDS、幅度选择和输出静音功能均通过SPI串行编程进行配置。 HMC1033LP6GE设计为可在功率优先模式或性能优先模式之间进行选择。功率优先设置可降低器件的电流消耗,而性能优先设置可改善抖动和相位噪声性能。 24位Delta-Sigma调制器进一步增强了Hittite的精确频率模式,使用户在许多应用中能够生成频率误差为0Hz的输出频率。
商品特性
- 仅需3.3V单电源轨供电
- 输出频率范围:25MHz - 550MHz
- 整数或分数N模式频率转换
- 可配置的LVDS兼容或LVPECL类型差分输出
- “功率优先”和“性能优先”模式
- 99 fs RMS抖动生成(20MHz、550MHz,典型值)
- -163 dBc/Hz相位本底噪声,可改善ADC/DAC的信噪比(最大输出摆幅电平)
- 通过外部滤波器可调节PLL环路带宽
- 输出禁用/静音控制
- 锁定检测信号
- 精确频率模式,可实现参考频率调谐,频率误差为0Hz
- 40引脚6x6mm SMT封装:36mm²
应用领域
- 10G/40G/100G光模块、转发器、线卡
- OTN和SONET/SDH应用
- 数据转换器、采样时钟生成
- 蜂窝/4G基础设施
- 高频处理器/FPGA时钟
- 低抖动声表面波(SAW)振荡器替代
- 直接数字合成器(DDS)替代
- 频率转换
- 频率裕度测试
优惠活动
购买数量
(500个/圆盘,最小起订量 1 个)近期成交0单
