我的订单购物车(0)联系客服帮助中心供应商合作嘉立创产业服务群
领券中心备货找料立推专区爆款推荐TI订货PLUS会员BOM配单工业品PCB/SMT面板定制
ADF4193BCPZ-RL7实物图
  • ADF4193BCPZ-RL7商品缩略图

温馨提醒:图片仅供参考,商品以实物为准

ADF4193BCPZ-RL7

低相位噪声、快速建立PLL频率合成器

品牌名称
ADI(亚德诺)
商品型号
ADF4193BCPZ-RL7
商品编号
C654660
商品封装
LFCSP-32(5x5)​
包装方式
编带
商品毛重
0.1018克(g)

商品参数

属性参数值
商品目录时钟发生器/频率合成器/PLL
接口类型三线式接口
最大输出频率3.5GHz
属性参数值
工作电压2.7V~3.3V
工作温度-40℃~+85℃

商品概述

ADF4193频率合成器可用于实现无线接收机和发射机上变频和下变频部分的本地振荡器。其架构专门设计用于满足基站的GSM/EDGE锁定时间要求。它由一个低噪声数字相位-频率检测器(PFD)和一个精密差分电荷泵组成。还有一个差分放大器,用于将差分电荷泵输出转换为单端电压,供外部压控振荡器(VCO)使用。 基于Σ-Δ的分数内插器与N分频器配合使用,可实现可编程模数分数N分频。此外,4位参考(R)计数器和片上倍频器允许在PFD输入处选择参考信号(REFIN)频率。如果该合成器与外部环路滤波器和VCO配合使用,则可实现一个完整的锁相环(PLL)。开关架构确保PLL在GSM时隙保护期内稳定,无需使用第二个PLL和相关隔离开关。与之前的乒乓式GSM PLL架构相比,这降低了成本、复杂度、PCB面积、屏蔽需求和特性表征难度。

商品特性

  • 新型快速稳定分数N PLL架构
  • 单个PLL取代乒乓式合成器
  • 在5μs内跨GSM频段跳频,相位在20μs内稳定
  • 2 GHz射频输出时均方根相位误差为0.5°
  • 数字可编程输出相位
  • 射频输入范围高达3.5 GHz
  • 三线串行接口
  • 片上低噪声差分放大器
  • 相位噪声品质因数:−216 dBc/Hz
  • 可使用ADIsimPLL进行环路滤波器设计
  • 符合汽车应用要求

应用领域

  • GSM/EDGE基站
  • PHS基站
  • 仪器仪表和测试设备

数据手册PDF

交货周期

订货1-3个工作日

购买数量

(1个/圆盘,最小起订量 10 个)
起订量:10 个1个/圆盘

总价金额:

0.00

近期成交0