我的订单购物车(0)联系客服帮助中心供应商合作嘉立创产业服务群
领券中心备货找料立推专区爆款推荐TI订货PLUS会员BOM配单工业品PCB/SMT面板定制
预售商品
ADF4196BCPZ-RL7实物图
  • ADF4196BCPZ-RL7商品缩略图

温馨提醒:图片仅供参考,商品以实物为准

ADF4196BCPZ-RL7

低相位噪声,快速解决6 GHz 锁相频率合成器

SMT扩展库SMT补贴嘉立创PCB免费打样
描述
低相位噪声,快速解决6GHz锁相频率合成器
品牌名称
ADI(亚德诺)
商品型号
ADF4196BCPZ-RL7
商品编号
C654663
商品封装
LFCSP-32(5x5)​
包装方式
编带
商品毛重
0.1018克(g)

商品参数

属性参数值
商品目录时钟发生器/频率合成器/PLL
接口类型三线式接口
最大输出频率6GHz
属性参数值
工作电压2.7V~3.3V
输出通道数1
工作温度-40℃~+85℃

商品概述

ADF4196频率合成器可用于在无线接收机和发射机的上变频和下变频部分实现本地振荡器 (LO)。其架构专门设计用于满足基站的 GSM/EDGE 锁定时间要求,并且快速建立特性使 ADF4196 适用于脉冲多普勒雷达应用。

ADF4196 由一个低噪声数字相位频率探测器 (PFD) 和一个精密差分电荷泵组成。差分放大器将差分电荷泵输出转换为外部电压控制振荡器 (VCO) 的单端电压。基于 sigma-delta (Σ-Δ) 的分数插值器与 N 除数一起工作,实现可编程模数分数 N 除法。此外,4 位参考 (R) 计数器和片上频率倍增器允许选择 PFD 输入处的参考信号频率。

如果将合成器与外部环路滤波器和 VCO 一起使用,则可以实现完整的锁相环 (PLL)。切换架构确保 PLL 在 GSM 时隙保护时间内建立,无需第二个 PLL 和相关的隔离开关。这降低了成本、复杂性、PCB 面积、屏蔽以及以前乒乓 GSM PLL 架构中发现的表征。

商品特性

  • 快速锁定,分数N PLL架构
  • 单个PLL替代乒乓合成器
  • 在5 us内跨越GSM频段频率跳变,并在20 us内完成相位锁定
  • 4 GHz射频输出时rms相位误差为1度
  • 数字可编程输出相位
  • 射频输入范围高达6 GHz
  • 3线串行接口
  • 片上低噪声差分放大器
  • 相位噪声优值:−216 dBc/Hz

应用领域

  • GSM/EDGE 基站
  • PHS 基站
  • 仪器和测试设备
  • 波束成形/相控阵系统

数据手册PDF

优惠活动

购买数量

(1500个/圆盘,最小起订量 1 个)
起订量:1 个1500个/圆盘

总价金额:

0.00

近期成交0