MC100EP210SFAG
MC100EP210SFAG
- 描述
- MC100EP210S 是一款低歪曲率 1:5 双路差分驱动器,在设计时考虑到了 LVDS 时钟分配。LVDS 或 LVPECL 输入信号为差分信号,并且信号被分配为五个相同的差分 LVDS 输出。EP210S 可特别保证低输出-输出歪曲率。优化的设计、布局和处理最大程度降低了器件内和器件到器件的歪曲率。整个输入提供两个内部 50 欧姆电阻。对于 LVDS 输入,应断开 VTA 和 VTB 引脚的连接。对于 LVPECL 输入,应将 VTA 和 VTB 引脚连接至 VTT(VCC-2.0 V)电源。设计人员可充分利用 EP210S 的性能,在底板或主板上分配低歪曲率 LVDS 时钟。在无信号条件下,应对差分输入进行特别考虑以防止不稳定。
- 品牌名称
- onsemi(安森美)
- 商品型号
- MC100EP210SFAG
- 商品编号
- C603221
- 商品封装
- LQFP-32(7x7)
- 包装方式
- 托盘
- 商品毛重
- 0.302克(g)
商品参数
| 属性 | 参数值 | |
|---|---|---|
| 商品目录 | 时钟缓冲器/驱动器/分配器 | |
| 最大输出频率 | 1GHz |
| 属性 | 参数值 | |
|---|---|---|
| 工作电压 | 2.375V~2.625V | |
| 工作温度 | -40℃~+85℃ |
商品概述
MC100EP210S是一款低偏斜的1至5路双差分驱动器,专为LVDS时钟分配而设计。LVDS或LVPECL输入信号为差分信号,该信号会扇出至五个相同的差分LVDS输出端。 EP210S特别保证了低的输出至输出偏斜。优化的设计、布局和工艺可将器件内部以及器件之间的偏斜降至最低。 输入端跨接有两个内部50 Ω电阻。对于LVDS输入,VTA和VTB引脚应不连接。对于LVPECL输入,VTA和VTB引脚应连接至VTT(VCC - 2.0 V)电源。 设计人员可利用EP210S的性能,在背板或电路板上分配低偏斜的LVDS时钟。
商品特性
- 典型输出至输出偏斜:20 ps
- 典型器件至器件偏斜:85 ps
- 典型传播延迟:550 ps
- 100系列具备温度补偿功能
- 典型最大频率 >1 GHz
- 工作范围:VCC = 2.375 V至2.625 V,VEE = 0 V
- 内部50 Ω输入端接电阻
- 兼容LVDS输入/输出
- 这些器件为无铅器件
