8A34004E-000NBG8
8A34004E-000NBG8
SMT扩展库SMT补贴嘉立创PCB免费打样
- 品牌名称
- RENESAS(瑞萨)/IDT
- 商品型号
- 8A34004E-000NBG8
- 商品编号
- C3613358
- 商品封装
- VFQFPN-48(7x7)
- 包装方式
- 编带
- 商品毛重
- 0.245901克(g)
商品参数
| 属性 | 参数值 | |
|---|---|---|
| 商品目录 | 时钟消抖 | |
| 最大输出频率 | 1GHz | |
| 工作电压 | 1.71V~3.465V |
| 属性 | 参数值 | |
|---|---|---|
| 输出电平 | LVDS;HSTL;CML;SSTL;LVPECL;LVCMOS;HCSL | |
| 输出通道数 | 2 | |
| 工作温度 | -40℃~+85℃ |
商品概述
8A3404是用于基于数据包和物理层设备同步的同步管理单元(SMU)。8A3404是一个高度集成的设备,提供工具来管理IEEE 1588和同步以太网(SyncE)时钟的定时参考、时钟源和定时路径。PLL通道可以独立作为频率合成器、抖动衰减器、数字控制振荡器(DCO)或数字锁相环(DPLL)。输入到输入、输入到输出以及输出到输出的相位偏斜都可以精确管理。该设备输出低抖动时钟,可以直接同步诸如100GBASE-R、40GBASE-R、10GBASE-R和10GBASE-W等接口,以及SONET/SDH和PDH接口和IEEE 1588时间戳单元(TSUs)。内部系统APLL必须由一个低相位噪声参考时钟供电,频率在25MHz到54MHz之间。系统APLL的输出用于设备中所有分数输出分频器(FODs)的时钟合成。系统APLL参考可以来自连接到OSCI引脚的外部晶体振荡器或连接在OSCI和OSCO引脚之间的内部振荡器使用的晶体。系统DPLL生成内部系统时钟,用于设备中的参考监视器和其他数字电路。如果提供给系统APLL的参考满足应用的稳定性和准确性要求,则系统DPLL可以自由运行,无需系统DPLL参考。或者,系统DPLL可以锁定到符合应用稳定性和准确性要求的外部参考。系统DPLL可以从XO_DPLL引脚或通过参考选择多路复用器接收参考。
应用领域
- 核心和接入 IP 交换机/路由器
- 同步以太网设备
- 电信边界时钟 (T-BCs) 和电信时间从时钟 (T-TSCs) 根据 ITU-T G.8273.2
- 10Gb, 40Gb, 和 100Gb 以太网接口
- 中央办公室定时源和分配
- 4.5G 和 5G 网络设备的无线基础设施
其他推荐
- 8V97051NLGI/W
- SI5394D-A13962-GM
- SI5395E-A13387-GMR
- SI5345D-D13751-GM
- SI5342A-D14005-GM
- SI5392D-A13433-GMR
- SI5395B-A13679-GMR
- AD9518-3BCPZ
- SI5397C-A13867-GM
- SI5395K-A13631-GM
- SI5395P-A13105-GMR
- SI5395B-A13754-GMR
- SI5395B-A12285-GMR
- SI5397A-A13874-GMR
- SI5394B-A13251-GMR
- SI5345B-D11854-GMR
- SI5344B-D11575-GMR
- SI5395B-A11339-GMR
- NB7L111MMNG
- SI53354BD11442-AM
- CDCLVD2102RGTR
