AM1808EZCE3
Sitara 处理器:Arm9,LPDDR,DDR2,显示,以太网
- 描述
- AM1808 Sitara 处理器: Arm9,LPDDR,DDR2,显示,以太网
- 品牌名称
- TI(德州仪器)
- 商品型号
- AM1808EZCE3
- 商品编号
- C1522452
- 商品封装
- NFBGA-361
- 包装方式
- 托盘
- 商品毛重
- 0.001克(g)
商品参数
| 属性 | 参数值 | |
|---|---|---|
| 商品目录 | 单片机(MCU/MPU/SOC) | |
| CPU内核 | - |
| 属性 | 参数值 | |
|---|---|---|
| CPU最大主频 | 375MHz |
商品概述
AM1808 ARM微处理器是一款基于ARM926EJ-S的低功耗应用处理器。该设备使原始设备制造商(OEM)和原始设计制造商(ODM)能够通过完全集成的混合处理器解决方案的最大灵活性,快速将具有强大的操作系统支持、丰富的用户界面以及高处理性能寿命的设备推向市场。ARM926EJ-S是一个32位RISC处理器核心,可以执行32位或16位指令,并处理32位、16位或8位数据。核心使用流水线技术,使得处理器的所有部分和存储系统能够连续操作。ARM核心有一个协处理器15(CP15)、保护模块以及带有旁路缓冲的数据和程序内存管理单元(MMU)。ARM核心处理器有独立的16KB指令缓存和16KB数据缓存。两者都是四路组关联的虚拟索引虚拟标签(VIVT)。ARM核心还有8KB的RAM(向量表)和64KB的ROM。
外设集包括:一个10/100 Mbps以太网媒体访问控制器(EMAC),带有管理数据输入/输出(MDIO)模块;一个USB2.0 OTG接口;一个USB1.1 OHCI接口;两个内部集成电路(I2C总线)接口;一个多通道音频串行端口(McASP),带有16个串行器和FIFO缓冲区;两个多通道缓冲串行端口(McBSP),带有FIFO缓冲区;两个串行外设接口(SPI),带有多芯片选择;四个64位通用定时器,每个都可配置(其中一个可配置为看门狗);一个可配置的16位主机端口接口(HPI);最多9组通用输入/输出(GPIO)引脚,每组包含16个引脚,具有可编程中断和事件生成模式,并与其他外设复用;三个UART接口(每个都有RTS和CTS);两个增强型高分辨率脉宽调制器(eHRPWM)外设;三个32位增强型捕获(eCAP)模块外设,可以配置为3个捕获输入或3个辅助脉宽调制器(APWM)输出;两个外部存储器接口;一个异步和SDRAM外部存储器接口(EMIFA),用于较慢的存储器或外设;以及一个高速DDR2/Mobile DDR控制器。EMAC提供设备与网络之间的高效接口。EMAC支持10Base-T和100Base-TX,或者在半双工或全双工模式下的10Mbps和100Mbps。此外,还有一个可用于PHY配置的MDIO接口。EMAC支持MII和RMII接口。SATA控制器提供到大容量数据存储设备的高速接口。SATA控制器支持SATA I (1.5 Gbps) 和 SATA II (3.0 Gbps)。通用并行端口(uPP)提供了到多种类型数据转换器、FPGA或其他并行设备的高速接口。uPP支持两个通道上8至16位之间可编程的数据宽度。支持单数据速率和双数据速率传输,以及START、ENABLE和WAIT信号,以控制各种数据转换器。还包括了一个视频端口接口(VPIF),提供灵活的视频I/O端口。丰富的外设集提供了控制外部外设设备并与外部处理器通信的能力。有关每个外设的详细信息,请参阅本文档的相关章节及相关的外设参考指南。该设备拥有一整套针对ARM处理器的开发工具。这些工具包括C编译器、调度程序以及一个Windows调试器接口,以便于查看源代码执行情况。
商品特性
- 375 MHz 和 456 MHz 的 ARM926EJ-S RISC MPU
- ARM926EJ-S 内核
- 32 位和 16 位(Thumb)指令
- 单周期 MAC
- ARM Jazelle 技术
- 嵌入式 ICE-RT 实时调试
- ARM9 存储器架构
- 16KB 指令缓存
- 16KB 数据缓存
- 8KB RAM(向量表)
- 64KB ROM
- 增强型直接内存访问控制器 3 (EDMA3):
- 2 个通道控制器
- 3 个传输控制器
- 64 个独立的 DMA 通道
- 16 个快速 DMA 通道
- 可编程传输突发大小
- 128KB 片上存储器
- 1.8V 或 3.3V LVCMOS I/O(USB 和 DDR2 接口除外)
- 两个外部存储器接口:
- EMIFA
- NOR(8 位或 16 位宽数据)
- NAND(8 位或 16 位宽数据)
- 16 位 SDRAM,地址空间为 128 MB
- DDR2/移动 DDR 存储控制器,支持以下之一:
- 16 位 DDR2 SDRAM,地址空间为 256 MB
- 16 位 mDDR SDRAM,地址空间为 256 MB
- EMIFA
- 三个可配置的 16550 类型 UART 模块:
- 带调制解调器控制信号
- 16 字节 FIFO
- 16x 或 13x 过采样选项
- LCD 控制器
- 两个串行外设接口 (SPI),每个具有多个片选
- 两个多媒体卡 (MMC)/安全数字 (SD) 卡接口,带安全数据 I/O (SDIO) 接口
- 两个主从互连电路 (I2C 总线)
- 一个主机端口接口 (HPI),具有 16 位宽复用地址和数据总线,用于高带宽
- 可编程实时单元子系统 (PRUSS)
- 两个独立的可编程实时单元 (PRU) 核心
- 32 位加载-存储 RISC 架构
- 每个核心 4KB 指令 RAM
- 每个核心 512 字节数据 RAM
- 可通过软件禁用 PRUSS 以节省功耗
- 每个 PRU 的寄存器 30 从子系统导出,除了正常的 R31 输出
- 标准电源管理机制
- 时钟门控
- 整个子系统在单个 PSC 时钟门控域下
- 专用中断控制器
- 专用切换中央资源
- 两个独立的可编程实时单元 (PRU) 核心
- USB 1.1 OHCI(主机)带有集成 PHY (USB1)
- USB 2.0 OTG 端口带有集成 PHY (USB0)
- USB 2.0 高速和全速客户端
- USB 2.0 高速、全速和低速主机
- 端点 0(控制)
- 端点 1,2,3,4(控制、批量、中断或 ISOC)RX 和 TX
- 一个多通道音频串行端口 (McASP):
- 发送和接收时钟
- 两个时钟区域和 16 个串行数据引脚
- 支持 TDM、I2S 和类似格式
- DIT 能力
- 发送和接收 FIFO 缓冲区
- 两个多通道缓冲串行端口 (McBSP):
- 发送和接收时钟
- 支持 TDM、I2S 和类似格式
- AC97 音频编解码器接口
- 电信接口(ST-Bus、H100)
- 128 通道 TDM
- 发送和接收 FIFO 缓冲区
- 10/100 Mbps 以太网 MAC (EMAC):
- 符合 IEEE 802.3 标准
- MII 媒体独立接口
- RMII 简化媒体独立接口
- 管理数据 I/O (MDIO) 模块
- 视频端口接口 (VPIF):
- 两个 8 位 SD (BT.656)、单个 16 位或单个原始 (8 位、10 位和 12 位) 视频捕获通道
- 两个 8 位 SD (BT.656)、单个 16 位视频显示通道
- 通用并行端口 (uPP):
- 高速并行接口连接 FPGA 和数据转换器
- 两个通道的数据宽度为 8 至 16 位
- 单数据速率或双数据速率传输
- 支持多个接口,带有 START、ENABLE 和 wAIT 控制
- 串行 ATA (SATA) 控制器:
- 支持 SATA I (1.5 Gbps) 和 SATA II (3.0 Gbps)
- 支持所有 SATA 电源管理功能
- 硬件辅助的原生命令队列 (NCQ),最多 32 个条目
- 支持端口倍增器和基于命令的切换
- 带 32 kHz 振荡器和独立电源轨的实时时钟 (RTC)
- 三个 64 位通用定时器(每个可配置为两个 32 位定时器)
- 一个 64 位通用或看门狗定时器(可配置为两个 32 位通用定时器)
- 两个增强型高分辨率脉宽调制器 (eHRPwM):
- 专用 16 位时间基准计数器,带周期和频率控制
- 6 个单边沿输出、6 个双边沿对称输出或 3 个双边沿不对称输出
- 死区生成
- 通过高频载波进行 PwM 斩波
- 行程区输入
- 三个 32 位增强型捕获 (eCAP) 模块:
- 可配置为 3 个捕获输入或 3 个辅助脉宽调制 (APwM) 输出
- 单次捕获多达四个事件的时间戳
- 361 球无铅塑料球栅阵列 (PBGA) [ZCE 后缀],0.65 mm 球间距
- 361 球无铅 PBGA [ZwT 后缀],0.80 mm 球间距
- 商业级或扩展温度
应用领域
- 游戏
- 医疗、健康、健身
- 打印机ePOS
- 数据集中器
- 建筑自动化
- 机顶盒
- 工业自动化
优惠活动
购买数量
(160个/托盘,最小起订量 1 个)总价金额:
¥ 0.00近期成交0单
