NB3F8L3005CMNTXG
NB3F8L3005CMNTXG
SMT扩展库SMT补贴嘉立创PCB免费打样
- 描述
- NB3F8L3005C 是一款 2:1:5 时钟/数据扇出缓冲器,在一个 3.3 V / 2.5 V 核心 VDD 和两个 3.3 V / 2.5 V / 1.8 V / 1.5 V VDDOx 灵活电源(小于等于 VDD)的支持下运行。必须在一个晶体输入或一个差分/SE 时钟/ 数据输入之间选择一个 Mux。差分输入接受 LVPECL、LVDS、HCSL 或 SSTL 及单端电平。根据表 3,MUX 控制线 SEL 会选择 CLK/CLK 或晶体输入引脚。选择时钟输入时,晶体输入被禁用。根据表 4,如输出启用引脚 OE 为低电平,则同步强行变为高阻抗状态 (Hi?Z)。输出包括 5 个单端 LVCMOS 输出。
- 品牌名称
- onsemi(安森美)
- 商品型号
- NB3F8L3005CMNTXG
- 商品编号
- C891883
- 商品封装
- QFN-24-EP(4x4)
- 包装方式
- 编带
- 商品毛重
- 0.151667克(g)
商品参数
| 属性 | 参数值 | |
|---|---|---|
| 商品目录 | 时钟缓冲器/驱动器/分配器 | |
| 最大输出频率 | 200MHz |
| 属性 | 参数值 | |
|---|---|---|
| 工作电压 | 1.35V~3.465V | |
| 工作温度 | -40℃~+85℃ |
商品概述
NB3F8L3005C是一款2:1:5时钟/数据扇出缓冲器,其核心电源VDD为3.3 V或2.5 V,两个灵活的VDDOx电源为3.3 V、2.5 V、1.8 V或1.5 V,且VDDOx必须小于或等于VDD。 一个多路复用器(Mux)可在晶体输入、差分/单端时钟/数据输入之间进行选择。差分输入支持LVPECL、LVDS、HCSL或SSTL以及单端电平。根据表3,多路复用器控制线SEL可选择CLK/CLK或晶体输入引脚。当选择时钟输入时,晶体输入将被禁用。根据表4,当输出使能引脚OE为低电平时,可同步强制输出进入高阻态(Hi-Z)。 输出由五个单端LVCMOS输出组成。
商品特性
- 五个LVCMOS/LVTTL输出,最高频率可达200 MHz
- 差分输入支持LVPECL、LVDS、HCSL、SSTL或LVCMOS/LVTTL
- 晶体接口
- 晶体输入频率范围:10 MHz至50 MHz
- 输出偏斜:典型值为10 ps
- 附加均方根相位抖动(Q~156.25 MHz,12 kHz - 20 MHz):典型值为0.03 ps
- 同步输出使能
- 输入浮空时输出定义电平
- 电源模式:
- 单3.3 V±5%
- 单2.5 V±5%
- 混合3.3 V±5%核心/2.5 V±5%输出工作电源
- 混合3.3 V±5%核心/1.8 V±0.2 V输出工作电源
- 混合3.3 V±5%核心/1.5 V±0.15 V输出工作电源
- 混合2.5 V±5%核心/1.8 V±0.2 V输出工作电源
- 混合2.5 V±5%核心/1.5 V±0.15 V输出工作电源
- 两个独立的输出组电源
- 工业温度范围:-40℃至85℃
- 这些是无铅器件
应用领域
- 时钟分配
- 网络与通信
- 高端计算
- 无线和有线基础设施
- 服务器
- 以太网交换机/路由器自动测试设备(ATE)
- 测试与测量
优惠活动
购买数量
(3000个/圆盘,最小起订量 1 个)个
起订量:1 个3000个/圆盘
总价金额:
¥ 0.00近期成交0单
