PT4080LRS
PT4080LRS
SMT扩展库SMT补贴嘉立创PCB免费打样
- 品牌名称
- Astera
- 商品型号
- PT4080LRS
- 商品编号
- C7030622
- 商品封装
- FCCSP-332(8.5x13.4)
- 包装方式
- 托盘
- 商品毛重
- 1克(g)
商品参数
| 属性 | 参数值 | |
|---|---|---|
| 商品目录 | 时钟发生器/频率合成器/PLL | |
| 工作电压 | - |
| 属性 | 参数值 | |
|---|---|---|
| 输出通道数 | 8 | |
| 工作温度 | -10℃~+110℃ |
商品概述
PT4080L是一款支持8通道PCI Express (PCIe) Gen-4协议的低延迟重定时器,旨在无缝集成于根复合体和端点之间,在16 GT/s速率下可将传输距离延长超过28 dB。PT4080L符合所有PCIe 4.0速率和重定时器功能要求,能实现更多系统拓扑结构,降低总体解决方案成本,同时最大限度减少实施开销和物料清单 (BoM)。 PT4080L创新的协议无中断低延迟架构显著降低了重定时器的延迟,对系统软件透明,并与根复合体和端点一起参与链路均衡,以优化链路性能。PT4080L可在正常运行链路状态 (L0) 下自动调整其延迟以实现性能最大化,同时保持协议互操作性。 为支持各种端点和端口配置,PT4080L可分叉为一个x8链路、两个x4链路、四个x2链路等。每个链路独立运行,通过带内(接收器裕量测试)和带外(SMBus)方法可获取每个链路的诊断信息,如链路状态历史和电气裕量。 PT4080L使用标准的PCIe 100 MHz HCSL输入时钟,并提供100 MHz HCSL输出时钟,以驱动系统中的其他重定时器设备或PCIe组件。 引脚排列基于英特尔重定时器补充规范,采用8.5 mm x 13.4 mm倒装芯片CSP封装。引脚排列允许对所有高速发送和接收信号进行单独的单层布线。紧凑的设计和最少的支持电路大大减小了整体解决方案的尺寸,使PT4080L非常适合系统板和转接卡等空间受限的应用。
商品特性
- 兼容PCIe Gen-4/3/2/1的16 GT/s、8 GT/s、5 GT/s和2.5 GT/s数据速率,具备自动链路均衡功能
- 低延迟模式支持缓存一致性链路,8通道可灵活分叉,包括1x8、2x4、4x2等,在16 GT/s速率下可将传输距离延长超过28 dB,可使用低成本PCB材料和连接器,接收器和发射器性能超过PCI Express基本规范要求,无需系统软件
- BGA封装引脚布局针对电路板布线进行了优化
- 支持SRIS、SRNS和公共时钟系统,支持热插拔和热拔插,支持接收器的通道裕量测试(包括时序和电压),支持从环回,支持通道反转系统并实现自动极性校正,采用低功耗先进CMOS工艺,HCSL参考时钟输出无需时钟缓冲器即可驱动下游PCIe组件,具备先进的带内和带外诊断功能,适用于机队管理和大规模服务器部署,提供功能齐全的C和Python SDK,便于快速集成高级诊断功能,可通过SMBus或EEPROM进行设备配置
- 符合IEEE 1149.6 AC-JTAG边界扫描标准,全系列引脚和寄存器兼容的重定时器可轻松扩展至PCI Express Gen-5性能
应用领域
- 服务器和高性能PC主板
- PCIe转接卡和扩展卡
- 服务器到服务器的电缆接口
- NVMe JBOD、GPU/深度学习加速器
优惠活动
购买数量
(180个/托盘,最小起订量 1 个)个
起订量:1 个180个/托盘
总价金额:
¥ 0.00近期成交0单

