我的订单购物车(0)联系客服帮助中心供应商合作嘉立创产业服务群
领券中心备货找料立推专区爆款推荐合作库存PLUS会员BOM配单PCB/SMT工业品面板定制
LMK04011BISQ/NOPB实物图
  • LMK04011BISQ/NOPB商品缩略图

温馨提醒:图片仅供参考,商品以实物为准

LMK04011BISQ/NOPB

LMK04011BISQ/NOPB

描述
LMK04011 具有 1430 至 1570MHz VCO 的低噪声抖动消除器:5 路输出用于 2VPEC/LVPEC
品牌名称
TI(德州仪器)
商品型号
LMK04011BISQ/NOPB
商品编号
C3608583
商品封装
WQFN-48(7x7)​
包装方式
编带
商品毛重
0.245901克(g)

商品参数

属性参数值
商品目录时钟发生器/频率合成器/PLL
最大输出频率-
属性参数值
工作电压3.15V~3.45V
工作温度-40℃~+85℃

商品特性

  • LMK04000系列精密时钟调节器可提供低噪声抖动清理、时钟倍频和分配功能,无需高性能压控晶体振荡器(VCXO)模块。
  • LMK04000系列采用级联PLLatinum™架构,结合外部晶体和变容二极管,可实现低于200飞秒(fs)的均方根(RMS)抖动性能。
  • 级联架构由两个高性能锁相环(PLL)、一个低噪声晶体振荡器电路和一个高性能压控振荡器(VCO)组成。
  • 第一个锁相环(PLL1)提供低噪声抖动清理功能,而第二个锁相环(PLL2)则负责时钟生成。
  • PLL1可配置为与外部VCXO模块配合使用,或使用集成晶体振荡器搭配外部晶体和变容二极管。
  • 当使用非常窄的环路带宽时,PLL1利用VCXO模块或晶体出色的近端相位噪声(偏移低于50 kHz)来清理输入时钟。
  • PLL1的输出用作PLL2的干净输入参考,在PLL2中锁定集成VCO。
  • 可优化PLL2的环路带宽,以清理远端相位噪声(偏移高于50 kHz),在此方面,集成VCO的性能优于PLL1中使用的VCXO模块或晶体。
  • LMK04000系列具有双冗余输入、五个差分输出,以及上电时可选的默认时钟。
  • 输入模块配备信号丢失检测功能,可自动或手动选择参考时钟。
  • 每个时钟输出由一个可编程分频器、一个相位同步电路、一个可编程延迟和一个LVDS、LVPECL或LVCMOS输出缓冲器组成。
  • CLKout2上提供默认启动时钟,可在系统上电序列期间为现场可编程门阵列(FPGA)或对抖动清理器进行编程的微控制器提供初始时钟。
  • 级联PLLatinum锁相环架构 — PLL1:鉴相器速率高达40 MHz;集成低噪声晶体振荡器电路;带信号丢失检测的双冗余输入参考时钟
  • 级联PLLatinum锁相环架构 — PLL2:归一化[1 Hz]锁相环噪声基底为 -224 dBc/Hz;鉴相器速率高达100 MHz;输入倍频器;集成低噪声VCO;超低均方根抖动性能 — 150 fs均方根抖动(12 kHz - 20 MHz);200 fs均方根抖动(100 Hz - 20 MHz);LVPECL/2VPECL、LVDS和LVCMOS输出;支持高达1080 MHz的时钟速率;上电时默认时钟输出(CLKout2);五个专用通道分频器和延迟模块;引脚兼容的时钟器件系列;工业温度范围:-40至85 ℃;3.15 V至3.45 V工作电压

应用领域

  • 数据转换器时钟
  • 无线基础设施
  • 网络、SONET/SDH、DSLAM
  • 医疗
  • 测试与测量
  • 视频

数据手册PDF