LV8571A适用于基于微处理器的系统,这些系统需要多任务数据记录信息或一般的日期和时间信息。该器件采用低压硅栅极微CMOS技术,可在电池备份环境中实现低待机功耗。该电路的架构使其看起来像一个连续的内存块或I/O端口。地址空间被组织为2个可通过软件选择的32字节页面。这包括控制寄存器、时钟计数器、闹钟比较RAM、定时器及其数据RAM,以及时间保存RAM。任何未用于其预定用途的RAM位置都可用作通用CMOS RAM。
时间和日期以BCD格式从百分之一秒到年和闰年进行维护,支持12或24小时模式。提供了星期、月份和年份计数器。时间由片上晶体振荡器控制,只需添加晶体和两个电容。晶体频率可通过编程选择。
提供两个独立的多功能10 MHz 16位定时器。这些定时器有四种工作模式。每个定时器都有自己的预分频器,并且可以从7种可能的时钟输入中选择任何一种。因此,通过对输入时钟和定时器计数器值进行编程,可以实现非常广泛的定时时长。范围从约400 ns(4.915 MHz振荡器)到65,535秒(18小时12分钟)。
电源故障逻辑和控制功能已集成在芯片上。TCP使用此逻辑发出电源故障中断并锁定μp接口。当VBB > VCC时,电源故障时间可自动记录到RAM中。此外,还提供了两个电源引脚。当VBB > VCC时,内部电路将自动从主电源切换到电池电源。提供状态位以指示电池电源的初始应用、系统电源和低电池检测。
LV8571A的中断结构提供四种基本类型的中断:周期性中断、闹钟中断、比较中断、定时器中断和电源故障中断。中断屏蔽和状态寄存器可对每个中断进行屏蔽并轻松确定其状态。
提供一个专用的通用中断输出。多功能输出(MFO)引脚上还有第二个中断输出。这些输出中的每一个都可以选择从任何源生成中断。