商品参数
| 属性 | 参数值 | |
|---|---|---|
| 商品目录 | 可编程逻辑器件(CPLD/FPGA) | |
| 类型 | - | |
| 工作电压(VCCIO) | - |
| 属性 | 参数值 | |
|---|---|---|
| 逻辑单元数 | - | |
| 逻辑阵列块数量 | 1764 | |
| 工作温度 | - |
商品概述
ispXPGA 系列器件为创建高性能逻辑设计提供了理想的平台,这些设计既是非易失性的,又可以无限地重新编程。其他 FPGA 解决方案则需要妥协,要么可重新编程,要么非易失性。该系列将此功能与主流架构相结合,该架构包含当今系统级设计所需的特性。
ispXPGA 系列提供两种选择。标准器件支持 sysHSI 功能,用于超快串行通信,而低成本的“E 系列”支持相同的高性能 FPGA 结构,但不含 sysHSI 模块。
电可擦除 CMOS (E2CMOS) 存储单元为 ispXPGA 系列提供非易失性功能。这些功能允许逻辑在通电后的微秒内即可工作,从而易于在许多应用中进行接口连接。此功能还意味着不需要昂贵的外部配置存储器,并且可以保护设计免受未经授权的读取。内部 SRAM 单元允许根据需要无限地重新配置器件。SRAM 单元和 E2CMOS 单元都可以通过行业标准 IEEE 1532 进行编程和验证。此外,SRAM 单元可以通过 sysCONFIG 外设端口进行配置和读回。
该系列跨越了当今大多数逻辑设计所需的密度和 I/O 范围,从 139K 到 1.25M 功能门,以及从 160 到 496 个 I/O。这些器件可用于从 1.8V、2.5V 和 3.3V 电源供电,从而易于集成到整个系统中。
系统级设计需求通过集成 sysMEM 双端口存储器模块、sysIO 高级 I/O 支持和 sysCLOCK 锁相环 (PLL) 来满足。高速串行通信通过多个 sysHSI 模块支持,这些模块提供时钟数据恢复 (CDR) 和串行/反串行 (SERDES)。
Lattice 的 ispLEVER 设计工具允许轻松实现使用 ispXPGA 产品设计的方案。针对主要的逻辑综合工具,提供综合库支持。ispLEVER 工具接收来自这些常用综合软件包的输出,并在 ispXPGA 产品中进行布局和布线。该工具支持楼层规划以及设备内其他约束的管理。该工具还提供输出到常用的时序分析工具,用于时序分析。
为了提高设计人员的生产力,Lattice 为 ispXPGA 产品提供各种预先设计的模块,称为 IP 核心。这些 IP 核心允许设计人员专注于其设计的独特部分,同时使用预先设计的模块来实现标准功能,例如总线接口、标准通信接口和存储器控制器。
通过使用先进的技术和创新的架构,ispXPGA FPGA 器件为设计人员提供了出色的速度性能。虽然取决于设计,但许多典型的设计可以在 150MHz 以上运行。
- LC4256B-3F256AC
- ISPLSI-2032VL-110LB49
- ISPLSI-3160-70LB272
- PALCE22V10H-10JC/5
- LC51024MB-52F484C
- MACH211SP-7VC
- OR2T08A4J160-DB
- LC4256C-75F256BC
- GAL16LV8D-5LJ
- OR3L165B8BM680-DB
- PALCE26V12H-15JC/4
- ISPGAL22V10AC-5LN
- OR2T04AT144-DB
- ISPLSI3256E-70LB320
- ISPLSI2128VL-100LQ160
- OR3L165B7PS208I-DB
- GAL16LV8C-7LJ
- PALCE22V10H-15JC/4
- LC4256V-5F256BC
- OR2T08A5S208-DB
- OR3T806BC432-DB
