我的订单购物车(0)联系客服帮助中心供应商合作嘉立创产业服务群
领券中心备货找料立推专区爆款推荐TI订货PLUS会员BOM配单PCB/SMT工业品面板定制
预售商品
ISPLSI-3160-70LB272实物图
  • ISPLSI-3160-70LB272商品缩略图

温馨提醒:图片仅供参考,商品以实物为准

ISPLSI-3160-70LB272

ISPLSI-3160-70LB272

SMT扩展库SMT补贴嘉立创PCB免费打样
品牌名称
LATTICE(莱迪思)
商品型号
ISPLSI-3160-70LB272
商品编号
C3292589
商品封装
BGA-272(27x27)​
包装方式
袋装
商品毛重
1克(g)

商品参数

属性参数值
商品目录可编程逻辑器件(CPLD/FPGA)
类型其它PLD
工作电压(VCCIO)4.75V~5.25V
属性参数值
逻辑单元数-
逻辑阵列块数量20
工作温度0℃~+70℃

商品概述

ispLSI 3160是一款高密度可编程逻辑器件,包含320个寄存器、160个通用I/O引脚、5个专用时钟输入引脚、5个输出路由池(ORP)和一个全局路由池(GRP),可实现所有这些元件之间的完全互连。ispLSI 3160具备5V系统内可编程性和系统内诊断能力。ispLSI 3160不仅能对逻辑进行非易失性重新编程,还能对互连进行重新编程,以提供真正可重构的系统。 ispLSI 3160器件的基本逻辑单元是双通用逻辑块(Twin GLB),标记为A0、A1...E3。ispLSI 3160器件中共有20个这样的双通用逻辑块。每个双通用逻辑块有24个输入、一个可编程与阵列和两个或/异或阵列,以及8个输出,这些输出可配置为组合输出或寄存器输出。所有双通用逻辑块的输入均来自全局路由池。 所有本地逻辑块的输出都反馈到全局路由池,以便它们可以连接到器件上任何其他逻辑块的输入。该器件还有160个I/O单元,每个单元都直接连接到一个I/O引脚。每个I/O单元可单独编程为组合输入、寄存器输入、锁存输入、输出或具有三态控制的双向I/O引脚。信号电平为TTL兼容电压,输出驱动器的源电流为4 mA,灌电流为8 mA。每个输出可独立编程为快速或慢速输出转换速率,以最大限度地减少整体输出开关噪声。 160个I/O单元分为10组,每组16位。这些I/O组通过输出路由池与一个逻辑巨型块相关联。每个巨型块能够提供一个乘积项输出使能(PTOE)信号,该信号全局分配到所有I/O单元。PTOE可由巨型块中的任何通用逻辑块生成。每个I/O单元可以从七个可用的输出使能信号(两个全局输出使能信号和五个乘积项输出使能信号)中选择一个。 四个双通用逻辑块、32个I/O单元和两个输出路由池连接在一起构成一个逻辑巨型块。巨型块由其所共享的资源定义。一对双通用逻辑块的输出通过输出路由池连接到一组16个I/O单元。ispLSI 3160器件包含五个这样的巨型块。 全局路由池的输入来自所有双通用逻辑块的输出和所有双向I/O单元的输入。所有这些信号都可用于双通用逻辑块的输入。通过全局路由池的延迟已被均衡,以最大限度地减少时序偏差和逻辑毛刺。 ispLSI 3160器件的时钟通过五个专用时钟引脚提供。这五个引脚为双通用逻辑块提供三个时钟,为I/O单元提供两个时钟。 ispLSI 3160的另一个特点是具备边界扫描能力,它由连接在片上系统逻辑与器件输入输出引脚之间的单元组成。所有I/O引脚都有相关的边界扫描寄存器,三态I/O使用三个边界扫描寄存器,输入使用一个。 ispLSI 3160支持所有IEEE 1149.1强制指令,包括旁路、外部测试和采样。

商品特性

  • 高密度可编程逻辑
    • 160个I/O引脚
    • 7000个PLD门
    • 320个寄存器
    • 高速全局互连
    • 用于快速计数器、状态机、地址解码器等的宽输入选通
    • 用于随机逻辑的小逻辑块尺寸
  • 高性能E²CMOS技术
    • 最大工作频率fmax = 125 MHz
    • 传播延迟tpd = 7.5 ns
    • TTL兼容输入和输出
    • 电可擦除和重新编程
    • 非易失性
    • 制造时100%测试
    • 未使用的乘积项关闭可节省功耗
  • 系统内可编程
    • 使用莱迪思ISP或边界扫描测试(IEEE 1149.1)协议实现5V系统内可编程性(ISP)
    • 提高制造良率、缩短上市时间并提高产品质量
    • 对已焊接器件进行重新编程以加快调试速度
  • 100%符合IEEE 1149.1边界扫描标准
  • 兼具PLD的易用性和快速系统速度以及现场可编程门阵列的密度和灵活性
    • 完整的可编程器件可组合胶合逻辑和结构化设计
    • 五个专用时钟输入引脚
    • 同步和异步时钟
    • 可编程输出转换速率控制,以最大限度地减少开关噪声
    • 灵活的引脚布局
    • 优化的全局路由池提供全局互连
  • ispDesignEXPERT – 从HDL综合到系统内编程的逻辑编译器和完整的ISP器件设计系统
    • 与领先的CAE供应商工具紧密集成,结果质量卓越
    • 提高生产力的时序分析器、探索工具、时序模拟器和isp分析器
    • 支持PC和UNIX平台

数据手册PDF

优惠活动

购买数量

(1个/袋,最小起订量 1 个)
起订量:1 个1个/袋

近期成交0