OR3TP127BA352-DB
OR3TP127BA352-DB
- 品牌名称
- LATTICE(莱迪思)
- 商品型号
- OR3TP127BA352-DB
- 商品编号
- C3292379
- 商品封装
- PBGA-352(35x35)
- 包装方式
- 袋装
- 商品毛重
- 1克(g)
商品参数
| 属性 | 参数值 | |
|---|---|---|
| 商品目录 | 可编程逻辑器件(CPLD/FPGA) | |
| 类型 | - | |
| 工作电压(VCCIO) | - | |
| 逻辑单元数 | 2016 |
| 属性 | 参数值 | |
|---|---|---|
| 逻辑阵列块数量 | - | |
| 内嵌式块RAM(eRAM) | 32768bit | |
| 工作温度 | 0℃~+70℃ |
商品概述
Lattice已开发出一种解决方案,适用于需要基于FPGA的设计实现优势以及行业标准PCI接口高带宽的应用设计师。ORCA OR3TP12 FPSC提供了一个完整的33/50/66 MHz、32-/64位PCI接口,在硬件上完全设计和测试,并带有用于用户可编程功能的FPGA逻辑。 PCI本地总线,或简称PCI总线,已成为从桌面PC总线到网络和通信设备中高带宽背板应用范围内的行业标准接口协议。PCI总线规范提供了5V和3.3V信号环境的支持。PCI接口时钟速度在直流至66 MHz范围内指定,并且有详细的33 MHz和66 MHz规格以及对50 MHz操作的建议。数据路径定义为32位或64位。这些数据路径和频率组合允许达到表1中描述的峰值数据传输速率。 PCI总线从电气上规定,无需胶合逻辑即可与之接口——PCI设备直接连接到PCI总线上。其他功能包括用于设备和子系统识别及自动配置的寄存器、支持64位寻址以及多主控能力,允许任何PCI总线主控访问任何PCI总线目标。 PCI总线核心亮点: 实现在ORCA系列3基础阵列中,取代底部四行18列的位置。 核心是一个经过充分测试的ASIC模型。 完全符合修订版
优惠活动
购买数量
(1个/袋,最小起订量 1 个)个
起订量:1 个1个/袋
近期成交0单
相似推荐
其他推荐
- LC5128B-75T128C
- MACH111-7JC
- PALLV22V10-15JI
- ISPGAL22LV10-4LJ
- ISPGAL22V10AC-75LN
- MACH210A-10VC
- OR2C15A4S208-DB
- PALCE20V8H-5JC/5
- ISPLSI2096VL-100LT128
- LC4384V-5F256C
- LC5768MC-75FN256C
- LC5256B-4Q208C
- GAL16LV8ZD-25QJ
- OR2C26A4PS208-DB
- LC4512B-10F256I
- MACH131SP-12VC
- ISPLSI2032-135LJ
- ISPGAL22V10AB-23LN
- ISPLSI2032-180LJ
- OR3T1256PS240-DB
- ISPLSI2032-150LT44
