我的订单购物车(0)联系客服帮助中心供应商合作嘉立创产业服务群
领券中心备货找料立推专区爆款推荐TI订货PLUS会员BOM配单工业品PCB/SMT面板定制
预售商品
EPX880QI132-12实物图
  • EPX880QI132-12商品缩略图

温馨提醒:图片仅供参考,商品以实物为准

EPX880QI132-12

EPX880QI132-12

SMT扩展库SMT补贴嘉立创PCB免费打样
品牌名称
Intel/Altera
商品型号
EPX880QI132-12
商品编号
C3291720
商品封装
PQFP-132​
包装方式
袋装
商品毛重
1克(g)

商品参数

属性参数值
商品目录可编程逻辑器件(CPLD/FPGA)
类型EPLD
工作电压(VCCIO)4.5V~5.25V
属性参数值
逻辑单元数-
逻辑阵列块数量16
工作温度-40℃~+85℃

商品概述

FLASHlogic器件是基于SRAM的器件,带有影子闪存存储单元。采用先进的CMOS技术制造,FLASHlogic器件提供1600至3200个可用门,引脚到引脚延迟低至10 ns,计数器速度高达80 MHz。

FLASHlogic器件具有独特的特性组合,非常适合各种应用,包括通信和总线接口控制器。它们功耗低,用户可选择5.0-V和3.3-V输出,这使得FLASHlogic器件适用于如便携式和嵌入式系统等混合电压应用。

FLASHlogic器件架构支持100% TTL仿真以及SSI、MSI和LSI逻辑功能的高密度集成。此外,FLASHlogic器件可轻松集成多种可编程逻辑器件,从PAL、GAL和22V10到MACH、pLSI和FPGA器件。其速度、密度和I/O资源与常用的掩膜门阵列相当,FLASHlogic器件非常适合门阵列原型设计和PC应用。此外,-10速度等级的FLASHlogic器件符合PCI标准。

FLASHlogic器件有塑料J形引脚芯片载体(PLCC)和塑料四方扁平封装(PQFP)两种封装形式。

FLASHlogic器件包含8至16个通过PIA连接的LAB。每个LAB可定义为10个宏单元的24V10逻辑块或128×10 SRAM块。当定义为24V10逻辑块时,所有10个宏单元都有一个可编程与/可分配或阵列以及一个可配置寄存器,具有独立可编程的时钟、清零和预置功能。为构建复杂逻辑功能,乘积项分配可为单个宏单元提供多达16个乘积项。

FLASHlogic器件提供符合JTAG IEEE 1149.1 - 1990规范的专用引脚。JTAG引脚支持BST、ICR和ISP。ICR和ISP为设计师在新设计原型制作方面提供了更大的灵活性。这些特性使FLASHlogic器件非常适合最终配置不固定的应用。

FLASHlogic器件由基于行业标准PC和工作站的EDA工具支持,包括Altera PLDshell Plus开发系统。MAX +. PLUS II开发软件也为FLASHlogic器件提供编程和配置支持。

商品特性

  • 高性能可编程逻辑器件(PLD)系列
  • 基于SRAM的逻辑,带有影子闪存存储单元,采用先进的CMOS技术制造
  • 逻辑密度为1600至3200个可用门
  • 组合速度tPD低至10 ns
  • 计数器频率高达80 MHz
  • 8至16个逻辑阵列块(LAB)通过100%可连接的可编程互连阵列(PIA)连接,以更好地适配复杂设计
  • 具备24V10宏单元特性:所有I/O引脚双反馈、乘积项分配矩阵支持每个宏单元多达16个乘积项、可编程寄存器提供D、T、SR和JK触发器功能,具有清零、预置和时钟控制、快速12位身份比较选项
  • 完全符合PCI本地总线规范2.1版
  • LAB可配置为10个宏单元的24V10逻辑块或128×10 SRAM块
  • 所有器件提供3.3-V或5.0-V I/O(每个LAB可选择)
  • 低功耗(待机模式下1 mA/MHz;工作模式下1.5至2.5 mA/MHz)
  • 开漏输出选项
  • 符合联合测试行动组(JTAG)IEEE 1149.1标准的测试端口,支持边界扫描测试(BST)
  • 支持在线重新配置(ICR),支持在系统可编程(ISP)
  • 可编程安全位,用于保护专有设计
  • 由Altera和其他供应商的行业标准设计和编程工具支持

应用领域

  • 通信
  • 总线接口控制器
  • 便携式和嵌入式系统
  • 门阵列原型设计
  • PC应用

数据手册PDF

优惠活动

购买数量

(1个/袋,最小起订量 1 个)
起订量:1 个1个/袋

近期成交0