5962-8860601EQ
商品参数
参数完善中
商品概述
CD74HC137、CD74HCT137、'HC237 和 CD74HCT237 是高速硅栅 CMOS 解码器,非常适合用于存储器地址解码或数据路由应用。这两种电路都具有通常与 CMOS 电路相关的低功耗特性,但速度却可与低功耗肖特基 TTL 逻辑相媲美。
这两种电路都有三个二进制选择输入(A0、A1 和 A2),这些输入可以通过一个高电平有效的锁存使能(LE)信号进行锁存,以隔离输出不受选择输入变化的影响。低电平的 LE 使输出透明于输入,此时电路作为一个八选一解码器工作。提供了两个输出使能输入(OE1 和 OE0)以简化级联并便于解复用。通过使用 A0、A1、A2 输入选择所需的输出,并将其中一个其他输出使能输入作为数据输入,同时保持另一个输出使能在其激活状态,可以完成解复用功能。在 CD74HC137 和 CD74HCT137 中,被选中的输出为“低”电平;而在 'HC237 和 CD74HCT237 中,被选中的输出为“高”电平。
商品特性
- 选择八个数据输出中的一个
- CD74HC137 和 CD74HCT137 为低电平有效
- 'HC237 和 CD74HCT237 为高电平有效
- I/O 端口或存储器选择器
- 两个使能输入,简化级联
- 典型传播延迟为 13ns(Vcc=5V, 15pF, TA=25°C 时的 CD74HC237)
- 扇出(在温度范围内)
- 标准输出:10 个 LSTTL 负载
- 总线驱动输出:15 个 LSTTL 负载
- 宽工作温度范围:-55°C 至 125°C
- 平衡的传播延迟和转换时间
- 与 LSTTL 逻辑 IC 相比显著降低功耗
- HC 类型
- 2V 至 6V 工作电压
- 高抗噪能力:N_L=30%,N_H=30% 的 Vcc(Vcc=5V 时)
- HCT 类型
- 4.5V 至 5.5V 工作电压
- 直接兼容 LSTTL 输入逻辑,V_L=0.8V(最大),V_H=2V(最小)
- CMOS 输入兼容性,在 V_OL 和 V_OH 时 ≤1μA
优惠活动
购买数量
(1个/袋,最小起订量 1 个)个
起订量:1 个1个/袋
近期成交0单
