CY7B991V-2JC
CY7B991V-2JC
SMT扩展库SMT补贴嘉立创PCB免费打样
- 商品型号
- CY7B991V-2JC
- 商品编号
- C2956264
- 商品封装
- LCC-32
- 包装方式
- 管装
- 商品毛重
- 1克(g)
商品参数
参数完善中
商品概述
CY7B991V 3.3V 低压可编程偏斜时钟缓冲器(LVPSCB)可让用户对系统时钟功能进行选择性控制。这些多输出时钟驱动器为系统集成商提供了优化高性能计算机系统时序所需的功能。八个独立的驱动器(分为四组用户可控输出)中的每一个都能驱动阻抗低至 50 Ω 的端接传输线。这可实现最小的输出偏斜和满摆幅逻辑电平(LVTTL)。 每个输出都硬连线到九种延迟或功能配置之一。0.7 至 1.5 ns 的延迟增量由工作频率决定,输出能够从其标称的“零”偏斜位置偏斜最多 ±6 个时间单位。完全集成的锁相环(PLL)可消除外部负载和传输线延迟的影响。当 LVPSCB 的这种“零延迟”能力与可选的输出偏斜功能相结合时,用户可以创建高达 ±12 个时间单位的输出间延迟。 提供二分频和四分频输出功能,为设计复杂的时钟系统提供更大的灵活性。当与内部 PLL 结合使用时,这些分频功能可实现低频时钟的分配,该时钟在时钟目的地被乘以二或四。此特性可最大程度降低时钟分配难度,实现最大的系统时钟速度和灵活性。
商品特性
- 所有输出对偏斜典型值 < 100 ps(最大值 250 ps)
- 输出工作频率范围为 13.75 MHz 至 80 MHz
- 用户可选输出功能:
- 可选偏斜最大可达 18 ns
- 反相和同相
- 以二分之一和四分之一输入频率工作
- 以二倍和四倍输入频率工作(输入频率低至 3.75 MHz)
- 输入到输出零延迟
- 占空比为 50% 的输出
- 低压晶体管 - 晶体管逻辑(LVTTL)输出可驱动 50 Ω 端接线路
- 采用单一 3.3V 电源供电
- 工作电流低
- 32 引脚塑料有引线芯片载体(PLCC)封装
- 周期抖动低(典型值 100 ps)
优惠活动
购买数量
(30个/管,最小起订量 1 个)个
起订量:1 个30个/管
总价金额:
¥ 0.00近期成交0单
