CDCL1810RGZR
CDCL1810RGZR
SMT扩展库SMT补贴嘉立创PCB免费打样
- 描述
- CDCL1810 1.8V 1:10 高性能差动时钟缓冲器
- 品牌名称
- TI(德州仪器)
- 商品型号
- CDCL1810RGZR
- 商品编号
- C2672998
- 商品封装
- VQFN-48-EP(7x7)
- 包装方式
- 编带
- 商品毛重
- 0.001克(g)
商品参数
| 属性 | 参数值 | |
|---|---|---|
| 商品目录 | 时钟缓冲器/驱动器/分配器 | |
| 最大输出频率 | 650MHz |
| 属性 | 参数值 | |
|---|---|---|
| 工作电压 | 1.7V~1.9V | |
| 工作温度 | -40℃~+85℃ |
商品概述
单1.8V电源 高性能10路输出时钟分配器 CDCL1810支持一路差分LVDS时钟输入和总共10路差分CML输出。若采用交流耦合,CML输出可与LVDS接收器兼容。 若严格遵循输入电压摆幅和共模电压限制,CDCL1810可支持单端时钟输入,具体见引脚配置和功能说明。 所有器件设置均可通过SDA/SCL串行两线接口进行编程。该串行接口仅支持1.8V电压。 一组输出相对于另一组输出的相位可通过SDA/SCL接口进行调整。 该器件在1.8V电源环境下工作,工作温度范围为-40℃至+85℃。CDCL1810采用48引脚VQFN (RGZ)封装。
商品特性
- 单1.8V电源
- 高性能10路输出时钟分配器
- 低输入到输出附加抖动:低至10fs RMS
- 输出组相位调整
- 低压差分信号 (LVDS) 输入,片上100Ω差分端接,频率高达650 MHz
- 差分电流模式逻辑 (CML) 输出,片上50Ω单端端接,频率高达650 MHz
- 两组输出,每组5路,各有独立分频比
- 输出频率分频比可选1、2、4、5、8、10、16、20、32、40和80
- 符合ANSI TIA/EIA-644-A-2001 LVDS标准要求
- 典型功耗:410 mW
- 每路输出均有输出使能控制和自动输出同步功能
- SDA/SCL器件管理接口
- 48引脚VQFN (RGZ) 封装
- 工业级温度范围:-40℃至+85℃
应用领域
- 高速SERDES时钟分配
- 为1G/10G以太网、1X/2X/4X/10X光纤通道、PCI Express、串行ATA、SONET、CPRI、OBSAI等分配SERDES参考时钟
- 高达1:10的时钟缓冲和扇出
优惠活动
购买数量
(2500个/圆盘,最小起订量 1 个)个
起订量:1 个2500个/圆盘
总价金额:
¥ 0.00近期成交0单

