SN74HC112DR
具有清零和预设功能的双路J-K负边沿触发式触发器
SMT扩展库SMT补贴嘉立创PCB免费打样
- 描述
- SN74HC112 具有清零和预设功能的双通道 J-K 下降沿触发器
- 品牌名称
- TI(德州仪器)
- 商品型号
- SN74HC112DR
- 商品编号
- C2652821
- 商品封装
- SOIC-16
- 包装方式
- 编带
- 商品毛重
- 0.001克(g)
商品参数
| 属性 | 参数值 | |
|---|---|---|
| 商品目录 | 触发器 | |
| 类型 | JK-型 | |
| 触发沿 | 下降沿 | |
| 工作电压 | 2V~6V | |
| 时钟频率(fc) | 24MHz | |
| 功能 | 置位和复位 | |
| 元件数 | 2 | |
| 输出类型 | - | |
| 传播延迟(tpd) | 26ns@6V,50pF |
| 属性 | 参数值 | |
|---|---|---|
| 系列 | 74HC系列 | |
| 灌电流(IOL) | 5.2mA | |
| 拉电流(IOH) | 5.2mA | |
| 静态电流(Iq) | 40uA | |
| 输入电容 | 10pF | |
| 工作温度 | -40℃~+85℃ | |
| 同步/异步 | 异步 | |
| 建立时间 | 21ns | |
| 保持时间 | 0ns |
商品概述
HC112 器件包含两个独立的 J-K 负边沿触发式触发器。预设 (PRE) 或清零 (CLR) 输入端的低电平会设置或复位输出,不受其他输入端的电平的影响。当 PRE 和 CLR 处于非有效状态(高电平)时,满足设置时间要求的 J 和 K 输入端数据将在时钟 (CLK) 脉冲的负向边沿传输到输出端。时钟触发在一定电压电平下发生,与 CLK 脉冲的下降时间没有直接关系。经过保持时间间隔后,可以更改 J 和 K 输入端的数据而不影响输出端的电平。这些多功能触发器通过将 J 和 K 连接到高电平来作为切换触发器运行。
商品特性
- 2V 至 6V 的宽工作电压范围
- 输出可驱动多达 10 个 LSTTL 负载
- 低功耗, ICC 最大值为 40μA
- tpd 典型值 = 13ns
- ±4mA 输出驱动(在 5V 时)
- 低输出电流,最大值 1μA
优惠活动
购买数量
(1500个/圆盘,最小起订量 1 个)个
起订量:1 个1500个/圆盘
总价金额:
¥ 0.00近期成交9单
