AD80052BR
AD80052BR
- 品牌名称
- ADI(亚德诺)
- 商品型号
- AD80052BR
- 商品编号
- C17204673
- 商品封装
- SOIC-20-300mil
- 包装方式
- 编带
- 商品毛重
- 0.7326克(g)
商品参数
参数完善中
商品概述
AD800和AD802采用二阶锁相环架构来对非归零(NRZ)数据执行时钟恢复和数据重定时。该架构能够支持20 Mbps到160 Mbps之间的数据速率。这里描述的产品被定义为与标准电信比特率兼容。AD800-45和AD800-52分别支持45 Mbps DS-3和52 Mbps STS-1。AD802-155支持155 Mbps STS-3或STM-1。
与其他基于锁相环的时钟恢复电路不同,这些设备不需要前导码或外部VCXO即可锁定输入数据。电路使用两个控制环路获取频率和相位锁定。频率捕获控制环路最初获取输入数据的时钟频率。然后,锁相环获取输入数据的相位,并确保输出信号的相位跟踪输入数据相位的变化。电路的环路阻尼取决于用户选择的电容值;这定义了抖动峰值性能并影响捕获时间。当使用阻尼系数为5时,这些设备表现出0.08 dB的抖动峰值,并且在4x10^5比特周期内可对随机或加扰数据进行锁定。
在捕获过程中,频率检测器提供一个频率捕获(FRAC)信号,表明设备尚未锁定到输入数据上。此信号是在输入数据与合成时钟信号之间出现循环滑动点时产生的一系列脉冲。一旦电路获得频率锁定,FRAC输出将不再有脉冲出现。
通过包含精确微调的VCO,消除了设置中心频率所需的外部组件以及对这些组件进行微调的需求。在没有输入数据的情况下,VCO提供的时钟输出为中心频率的±20%范围内。
由于专利相位检测器的性能,AD800和AD802几乎不表现出模式抖动。总环路抖动为20°峰峰值。抖动带宽由掩模可编程分数环路带宽决定。用于数据速率<90 Mbps的AD800设计有名义上的环路带宽为中心频率的0.1%。用于超过90 Mbps的数据速率的AD802具有为中心频率0.08%的环路带宽。
所有设备均可使用单个+5 V或-5.2 V电源工作。
商品特性
- 标准产品:44.736 Mbps—DS-3 51.84 Mbps—STS-1 155.52 Mbps—STS-3 或 STM-1
- 接受 NRZ 数据,无需前导码
- 恢复时钟和重定时数据输出
- 基于锁相环的时钟恢复—无需晶体
- 随机抖动:20° 峰峰值
- 模式抖动:几乎消除
- 10KH ECL 兼容
- 单电源操作:-5.2 V 或 +5 V
- 宽工作温度范围:-40°C 到 ±85°C
