MT90869AG2
MT90869AG2
- 品牌名称
- MICROCHIP(美国微芯)
- 商品型号
- MT90869AG2
- 商品编号
- C1549021
- 商品封装
- PBGA-272(27x27)
- 包装方式
- 托盘
- 商品毛重
- 0.001克(g)
商品参数
参数完善中
商品概述
MT90869有两个数据端口,即背板端口和本地端口。背板端口有两种操作模式,一种是32路输入和32路输出流,可在2.048 Mb/s、4.096 Mb/s、8.192 Mb/s或16.384 Mb/s的速率下运行,可任意组合;另一种是16路输入和16路输出流,以32.768 Mb/s的速率运行。本地端口有32路输入和32路输出流,可在2.048 Mb/s、4.096 Mb/s、8.192 Mb/s或16.384 Mb/s的速率下运行,可任意组合。 MT90869包含两个数据存储块(背板和本地),以提供以下交换路径配置: 背板到本地,支持8K×8K数据交换; 本地到背板,支持8K×8K数据交换; 背板到背板,支持8K×8K数据交换; 本地到本地,支持8K×8K数据交换。 该器件包含两个连接存储块,一个用于背板输出,一个用于本地输出。串行流上要输出的数据可以来自任一数据存储器(连接模式),也可以直接来自连接存储器内容(消息模式)。 在连接模式下,连接存储器的内容为每个输出流和通道定义了要交换的源流和通道(存储在数据存储器中)。 在消息模式下,微处理器数据可以写入连接存储器,以便在输出流上按通道进行广播。此功能可用于将控制和状态信息传输到外部电路或其他ST-BUS设备。 该器件使用主帧脉冲(FP8i)和主时钟(C8i)来定义背板端口和本地端口的帧边界和时序。该器件将自动检测使用的是ST-BUS还是GCI-BUS风格的帧脉冲。从RESET信号释放到完全实现交换功能有两帧的延迟。在此期间,在交换开始之前确定帧格式。 该器件提供FP8o、FP16o、C8o和C16o输出,以支持连接到本地端口的外部设备。 子速率交换通过过采样实现(即,以16 Mbps对2 Mb/s的流进行采样可实现1位交换)。参考MSAN 175。 一个非复用的摩托罗拉微处理器端口允许对各种器件操作模式和交换配置进行编程。微处理器端口可用于寄存器读写、连接存储器读写和数据存储器只读操作。该端口有一个15位地址总线、16位数据总线和4个控制信号。微处理器可以监控背板和本地数据存储器中的通道数据。 通过一个专用测试端口完全支持IEEE-1149.1(JTAG)标准的强制要求。
商品特性
- 16,384通道×16,384通道无阻塞单向交换。
- 背板和本地输入输出可组合形成一个具有64路流输入和64路流输出的无阻塞交换矩阵。
- 8,192通道×8,192通道背板到本地流的无阻塞交换。
- 8,192通道×8,192通道本地到背板流的无阻塞交换。
- 8,192通道×8,192通道背板输入到背板输出的无阻塞交换。
- 8,192通道×8,192通道本地输入到本地输出流的无阻塞交换。
- 所有数据路径(背板到本地、本地到背板、背板到背板和本地到本地流)的速率转换。
- 背板端口可接受32路ST-BUS流,数据速率为2.048 Mb/s、4.096 Mb/s、8.192 Mb/s或16.384 Mb/s,可任意组合,或固定分配16路以32.768 Mb/s运行的流。
- 本地端口可接受32路ST-BUS流,数据速率为2.048 Mb/s、4.096 Mb/s、8.192 Mb/s或16.384 Mb/s,可任意组合。
- 本地输入流的每流通道和位延迟。
- 背板输入流的每流通道和位延迟。
- 本地输出流的每流提前量。
- 背板输出流的每流提前量。
- 恒定吞吐量延迟以保证帧完整性。
- 本地和背板流的每通道高阻抗输出控制。
- 本地和背板流的每通道驱动高电平输出控制。
- 背板和本地端口上用于外部驱动器的高阻抗控制输出。
- 本地和背板输出流的每通道消息模式。
- 连接存储块编程以实现器件快速初始化。
- 本地和背板端口的误码率测试。
- ST-BUS和GCI-BUS操作之间的自动选择。
- 非复用的摩托罗拉微处理器接口。
- 符合IEEE-1149.1(JTAG)标准的强制要求。
- 内存内置自测试(BIST),通过微处理器寄存器控制。
- 1.8 V核心电源电压。
- 3.3 V I/O电源电压。
- 5 V耐压输入、输出和I/O。
- 根据流数据速率,每流可进行4位、2位和1位的子速率交换。
应用领域
- 中心局交换机(5类)
- 调解交换机
- 独立类别交换机
- 接入集中器
- 可扩展的基于TDM架构的数字环路载波
优惠活动
购买数量
(40个/托盘,最小起订量 1 个)总价金额:
¥ 0.00近期成交0单
