HMC6832ALP5LE
低噪声、2:8差分、扇出缓冲器
SMT扩展库SMT补贴嘉立创PCB免费打样
- 描述
- 是一款输入可选的2.8差分扇出缓冲器,专为低噪声时钟分配而设计。IN_SEL控制引脚可选择两个差分输入之一,该输入随后被缓冲到所有八个差分输出。低抖动输出可实现下游电路(如混频器、模数转换器(ADC)/数模转换器(DAC)或串行器/解串器(SERDES)设备)的同步低噪声切换。可通过将CONFIG引脚拉低选择低电压正发射极耦合逻辑(LVPECL)配置,或拉高或开路(内部上拉)选择低电压差分信号(LVDS)配置。
- 品牌名称
- ADI(亚德诺)
- 商品型号
- HMC6832ALP5LE
- 商品编号
- C1545838
- 商品封装
- LFCSP-28(5x5)
- 包装方式
- 编带
- 商品毛重
- 0.094737克(g)
商品参数
| 属性 | 参数值 | |
|---|---|---|
| 商品目录 | 时钟缓冲器/驱动器/分配器 | |
| 最大输出频率 | 3.5GHz | |
| 输出通道数 | 8 |
| 属性 | 参数值 | |
|---|---|---|
| 工作电压 | 2.5V~3.6V | |
| 工作温度 | -40℃~+85℃ |
商品概述
HMC6832是一款输入可选的2:8差分扇出缓冲器,专为低噪声时钟分配而设计。IN_SEL控制引脚可选择两个差分输入之一。然后,该输入被缓冲到所有八个差分输出。HMC6832的低抖动输出可实现下游电路(如混频器、模数转换器(ADC)/数模转换器(DAC)或串行器/解串器(SERDES)设备)的同步低噪声切换。通过将CONFIG引脚拉低以配置为低压正发射极耦合逻辑(LVPECL),或将其拉高或悬空(内部上拉)以配置为伪低压差分信号(LVDS),该器件能够实现LVPECL或LVDS配置。
商品特性
- 超低本底噪声:在2000 MHz时为−165.9 dBc/Hz或−165.2 dBc/Hz(LVPECL或LVDS)
- 可配置为LVPECL或伪LVDS输出
- 支持2.5 V或3.3 V LVPECL工作(LVDS仅支持2.5 V)
- 宽带:工作频率范围为10 MHz至3500 MHz
- 灵活的输入接口:与LVPECL、LVDS、CML和CMOS兼容,支持交流或直流耦合
- 片上50 kΩ上拉/下拉电阻连接至VDD和GND
- 多个输出驱动器:多达8个差分或16个单端LVPECL或LVDS输出
- 通过IN_SEL和CONFIG引脚进行低速数字控制
- 28引脚、5 mm×5 mm LFCSP封装,面积25 mm²
应用领域
- SONET、光纤通道、千兆以太网时钟分配
- ADC/DAC时钟分配
- 低偏斜和抖动时钟
- 无线/有线通信
- 电平转换
- 高性能仪器仪表
- 医学成像
- 单端到差分转换
优惠活动
购买数量
(2000个/圆盘,最小起订量 1 个)个
起订量:1 个2000个/圆盘
总价金额:
¥ 0.00近期成交1单
