DS99R421QSQX/J7003070
5-43 MHz FPD-Link LVDS (3Data + 1 Clock) to FPD-Link Il LVDS (Embedded Clock DC-Balanced) Converter
- 描述
- 将FPD-Link输入转换为单个LVDS DC平衡串行流,嵌入时钟信息。
- 品牌名称
- TI(德州仪器)
- 商品型号
- DS99R421QSQX/J7003070
- 商品编号
- C6935215
- 包装方式
- 袋装
- 商品毛重
- 1克(g)
商品参数
| 属性 | 参数值 | |
|---|---|---|
| 商品目录 | 串行器/解串器 | |
| 类型 | - | |
| 数据速率 | - |
| 属性 | 参数值 | |
|---|---|---|
| 时钟频率(fc) | - | |
| 工作电压 | 3V~3.6V | |
| 工作温度 | -40℃~+105℃ |
商品概述
DS99R421将一个包含4路非直流平衡LVDS(3路LVDS数据 + 1路LVDS时钟)以及3路过采样低速控制位的FPD-Link输入转换为一个带有嵌入式时钟信息的单路LVDS直流平衡串行数据流。通过消除3路并行LVDS数据输入和LVDS时钟路径之间的偏斜问题,这种单串行数据流简化了通过一对差分PCB走线和电缆传输24位总线的过程。它通过将4对LVDS线路缩减为1对LVDS线路来节省系统成本,进而减少PCB层数、电缆宽度、连接器尺寸和引脚数量。 DS99R421在高速I/O上集成了单路串行化LVDS信号。嵌入式时钟LVDS为通过串行传输路径可靠传输数据提供了低功耗和低噪声环境。通过针对工作频率范围优化转换器输出边沿速率,可进一步降低电磁干扰(EMI)。 此外,该器件具有预加重功能,可使用有损耗的电缆在更长距离上增强信号。内部直流平衡编码用于支持交流耦合互连。
商品特性
- 5 MHz - 43 MHz嵌入式时钟和直流平衡数据传输(共21位LVDS数据位加上3位低速LVCMOS数据位)
- 通过LVDS输出端的外部电阻可用户调节预加重驱动能力,能够驱动长达10米的屏蔽双绞线电缆
- 支持交流耦合数据传输
- LVDS输入端集成100Ω终端电阻
- 具备掉电控制功能
- 与DS90UR124配合的SPEED BIST用于验证链路完整性
- 所有LVCMOS输入和控制引脚均有内部下拉电阻
- OS[2:0]采用施密特触发器输入,以最小化亚稳态条件
- 通过DEN使输出呈三态
- 片上PLL滤波器
- 电源电压范围3.3V ±10%
- 汽车级温度范围 -40℃至 +105℃
- 大于8kV的ESD耐受能力
- 符合ISO 10605 ESD和AEC - Q100标准
其他推荐
- DSB60C60HB
- DSC04065D1
- DTS20W21-16PE-6149 [V001]
- DSC06065D1
- DTS20W21-16PN-6149 [V001]
- DSC08065
- DSC1000-1-.47-QD
- DTS20W21-35PA-6149 [V001]
- DSC1000BL5-PROGT
- DTS20W21-35SA-6149
- DSC1100AL5-PROG
- DTS20W21-35SD-6149 [V001]
- DSC1100DL5-PROGT
- DTS20W21-39AD [V001]
- DSC6013ME1A-PROGRAMMABLE
- DTS20W21-39AN [V001]
- DSC6013MI2A-PROGRAMMABLE
- DTS20W21-39BD [V001]
- DSC6101HA3B-PROGT
- DTS20W21-39BN [V001]
- DTS20W21-39PC-6149 [V001]
