我的订单购物车(0)联系客服帮助中心供应商合作嘉立创产业服务群
领券中心备货找料立推专区爆款推荐TI订货PLUS会员BOM配单工业品PCB/SMT面板定制
预售商品
CYV15G0101DXB-BBXC实物图
  • CYV15G0101DXB-BBXC商品缩略图

温馨提醒:图片仅供参考,商品以实物为准

CYV15G0101DXB-BBXC

CYV15G0101DXB-BBXC

商品型号
CYV15G0101DXB-BBXC
商品编号
C6580863
商品封装
TBGA-100(11x11)​
包装方式
托盘
商品毛重
1克(g)

商品参数

暂无内容图标

参数完善中

商品概述

CYP15G0101DXB单通道HOTLink II收发器是一种点对点通信模块,允许通过高速串行链路(光纤、平衡和非平衡铜质传输线)以195至1500 MBaud的信令速率传输数据。 发射通道在输入寄存器中接收并行字符,对每个字符进行编码以便传输,并将其转换为串行数据。接收通道接收串行数据并将其转换为并行数据,将数据按字符边界进行成帧,将成帧后的字符解码为数据和特殊字符,并将这些字符送至输出寄存器。 作为第二代HOTLink器件,CYP(V)15G0101DXB通过更高的集成度和更快的数据速率扩展了HOTLink II系列,同时保持与其他HOTLink器件的串行链路兼容性(数据、命令和BIST)。 CYV15G0101DXB符合SMPTE 259M和SMPTE 292M标准,满足EG34 - 1999病理测试要求。CYP(V)15G0101DXB单通道HOTLink II的发射(TX)部分由一个字节宽的通道组成。该通道可以接收8位数据字符或预编码的10位传输字符。数据字符从发射输入寄存器传递到嵌入式8B/10B编码器,以改善其串行传输特性。然后,这些编码后的字符被串行化,并通过双正ECL(PECL)兼容差分传输线驱动器以输入参考时钟的10倍或20倍比特率输出。 CYP(V)15G0101DXB单通道HOTLink II的接收(RX)部分由一个字节宽的通道组成。该通道从两个PECL兼容差分线路接收器之一接收串行比特流,并使用完全集成的PLL时钟同步器恢复数据重建所需的定时信息。恢复后的比特流被解串行化并成帧为字符,进行8B/10B解码,并检查传输错误。恢复并解码后的字符随后被写入内部弹性缓冲器,并送至目标主机系统。对于在并行接口处提供外部编码或加扰数据的系统,可以绕过集成的8B/10B编码器/解码器。 并行I/O接口可以配置为多种时钟模式,以在系统架构中提供最高的灵活性。除了从一个或多个源为发射路径接口提供时钟外,接收接口可以配置为相对于恢复时钟或本地参考时钟提供数据。 发射和接收通道分别包含BIST模式发生器和校验器。这种BIST硬件允许对发射和接收部分以及互连链路中的高速串行数据路径进行全速测试。 HOTLink II器件非常适合各种应用,在这些应用中,并行接口可以被高速点对点串行链路取代。

商品特性

  • 第二代HOTLink技术
  • 符合多种标准:ESCON、DVB - ASI、光纤通道和千兆以太网(IEEE802.3z);符合CPRI标准;CYV15G0101DXB符合SMPTE 259M和SMPTE 292M标准;8B/10B编码或10位未编码数据
  • 单通道收发器的串行数据速率为195至1500 MBaud
  • 可选奇偶校验/生成
  • 可选输入时钟选项
  • 可选输出时钟选项
  • 多帧接收成帧器:比特和字节对齐;逗号或完整K28.5检测;用于字节对齐的单字节或多字节成帧器;低延迟选项
  • 同步LVTTL并行输入和并行输出接口
  • 内部锁相环(PLL),无需外部PLL组件
  • 双差分PECL兼容串行输入:内部直流恢复
  • 双差分PECL兼容串行输出:源端匹配,可驱动50Ω传输线;无需外部偏置电阻;信令速率控制的边沿速率
  • 接收路径中可选弹性缓冲器
  • 发射路径中可选相位对齐缓冲器
  • 与以下设备兼容:光纤模块;铜缆;电路板走线
  • JTAG边界扫描
  • 内置自测试(BIST),用于全速链路测试
  • 每通道链路质量指示器:模拟信号检测;数字信号检测
  • 典型情况下,3.3V供电时功耗低至1.25 W
  • 单3.3V电源
  • 100球BGA封装
  • 提供无铅封装选项
  • 0.25μm BiCMOS技术

应用领域

  • 交换机背板互连
  • 路由器
  • 基站
  • 服务器
  • 视频传输系统

数据手册PDF