ADRF6821ACPZ-RL7
450 MHz 到 2800 MHz,具有集成式小数分频 PLL 和 VCO 的 DPD RFIC
SMT扩展库SMT补贴嘉立创PCB免费打样
- 描述
- 450MHz到2800MHz,具有集成式小数分频PLL和VCO的DPDRFIC
- 品牌名称
- ADI(亚德诺)
- 商品型号
- ADRF6821ACPZ-RL7
- 商品编号
- C659651
- 商品封装
- QFN-56-EP(8x8)
- 包装方式
- 编带
- 商品毛重
- 0.350667克(g)
商品参数
参数完善中
商品概述
ADRF6821是一款高度集成的双射频(RF)输入零中频(IF)/低中频RFIC接收器,带有正交解调器、数字步进衰减器(DSA)、中频线性放大器、集成的分数N型锁相环(PLL)和低相位噪声多核电压控制振荡器(VCO)。该RFIC非常适合用于通信数字预失真(DPD)系统。
高隔离度2:1 RF开关和片上宽带RF平衡-不平衡转换器使ADRF6821能够支持两个单端50 Ω终端的RF输入。可编程衰减器确保向高线性度解调器核心提供最佳差分RF输入电平。集成的衰减器提供15 dB的衰减范围,步长为1 dB。高线性度中频放大器位于解调器之后,提供与链路中下一个组件(通常是模数转换器(ADC))的接口。
ADRF6821提供了两种生成差分本地振荡器(LO)输入信号的选择:通过片上分数N型合成器内部生成低相位噪声VCO,或通过外部低相位噪声LO信号生成。集成的合成器支持从450 MHz到2800 MHz的连续LO覆盖。PLL参考输入支持宽频率范围,并在相位频率检测器(PFD)之前集成了参考分频器。
当选择内部分数N型合成器输出时,该输出会被应用于二分频正交相位分配器。从外部LO路径,可以使用2xLO信号与二分频正交相位分配器一起生成混频器所需的正交LO输入。
ADRF6821采用先进的硅锗(SiGe)双极互补金属氧化物半导体(BiCMOS)工艺制造。它采用56引脚、符合RoHS标准的8 mm x 8 mm LFCSP封装,带有裸露焊盘。其性能在-40℃至+105℃的壳体温度范围内得到保证。
应用领域
- 蜂窝 W-CDMA/GSM/LTE DPD 接收机
- 微波,点对点无线电
优惠活动
购买数量
(750个/圆盘,最小起订量 1 个)个
起订量:1 个750个/圆盘
总价金额:
¥ 0.00近期成交0单

