SY89874AUMG
SY89874AUMG
SMT扩展库SMT补贴嘉立创PCB免费打样
- 描述
- 该设备可接受高速(622 MHz或更高)LVTTL、LVCMOS、CML、LVPECL、LVDS或HSTL时钟输入信号,并使用可编程分频比降低频率,以创建与输入时钟频率锁定的较低速度版本。在典型的622 MHz时钟系统中,可提供311 MHz、155 MHz、77 MHz或38 MHz的辅助时钟组件。差分输入缓冲器具有独特的内部终端设计,允许通过VT引脚访问终端网络,便于与不同逻辑标准接口。还包括一个VREF-AC参考,用于交流耦合应用
- 品牌名称
- MICROCHIP(美国微芯)
- 商品型号
- SY89874AUMG
- 商品编号
- C631884
- 商品封装
- QFN-16-EP(3x3)
- 包装方式
- 管装
- 商品毛重
- 0.118克(g)
商品参数
| 属性 | 参数值 | |
|---|---|---|
| 商品目录 | 时钟缓冲器/驱动器/分配器 | |
| 最大输出频率 | 2.5GHz |
| 属性 | 参数值 | |
|---|---|---|
| 工作电压 | 2.375V~3.63V | |
| 工作温度 | -40℃~+85℃ |
商品概述
这款低偏斜、低抖动器件可接收高速(622MHz 或更高)LVTTL、LVCMOS、CML、LVPECL、LVDS 或 HSTL 时钟输入信号,并使用可编程分频比降低频率,以创建与输入时钟频率锁定的低速版本。可用的分频比为 2、4、8 和 16,或直通模式。在典型的 622MHz 时钟系统中,这将提供 311MHz、155MHz、77MHz 或 38MHz 的辅助时钟分量。 差分输入缓冲器具有独特的内部端接设计,允许通过 VT 引脚访问端接网络。此特性使该器件能够轻松与不同的逻辑标准接口。包含一个 VREF - AC 参考,用于交流耦合应用。 /RESET 输入可异步复位分频器。在直通功能(分频比为 1)中,/RESET 在下一个 IN 下降沿(/IN 上升沿)同步启用或禁用输出。 使用输入范围更宽的 SY89874U 版本,以直流耦合低失调差分信号。
商品特性
- 集成可编程时钟分频器和 1:2 扇出缓冲器
- 保证在温度和电压变化时的交流性能:fMAX > 2.5GHz,tr/tf < 250ps,器件内偏斜 < 5ps
- 低抖动设计:总抖动 < 10psPP,周期对周期抖动 < 1psRMS
- 独特的输入端接和 VT 引脚,适用于直流耦合和交流耦合输入;支持 LVCMOS、LVTTL、CML、PECL、LVDS 和 HSTL
- 用于选择和复位的 TTL/CMOS 输入
- 100k EP 兼容的 LVPECL 输出
- 并行编程能力
- 可编程分频比为 1、2、4、8 和 16
- 低电压工作,2.5V 或 3.3V
- 输出禁用功能
- 工作温度范围为 -40℃ 至 +85℃
- 采用 16 引脚(3mm×3mm)QFN 封装
应用领域
- SONET/SDH 线卡
- 转发器
- 高端多处理器传感器
优惠活动
购买数量
(100个/管,最小起订量 1 个)个
起订量:1 个100个/管
总价金额:
¥ 0.00近期成交1单
