CLC031AVEC
CLC031A SMPTE 292M/259M 数字视频解串器/解扰器,带视频和辅助数据FIFO
- 描述
- CLC031A是一款SMPTE 292M/259M数字视频解串器/解扰器,支持多种数据速率,并具有视频和辅助数据FIFO。
- 品牌名称
- TI(德州仪器)
- 商品型号
- CLC031AVEC
- 商品编号
- C3763829
- 商品封装
- TQFP-64(10x10)
- 包装方式
- 托盘
- 商品毛重
- 1.215克(g)
商品参数
| 属性 | 参数值 | |
|---|---|---|
| 商品目录 | 串行器/解串器 | |
| 类型 | 串行器,解串器 | |
| 数据速率 | - |
| 属性 | 参数值 | |
|---|---|---|
| 时钟频率(fc) | - | |
| 工作电压 | - | |
| 工作温度 | 0℃~+70℃ |
商品概述
CLC031A SMPTE 292M / 259M 数字视频解串器/解扰器,配备视频和辅助数据 FIFO,是一款单片集成电路,可将 SMPTE 292M、1.485Gbps(或 1.483Gbps)的串行分量视频数据解串并解码为 20 位并行数据,并带有同步的并行字速率时钟。它还能将 SMPTE 259M、270Mbps、360Mbps 以及 SMPTE 344M(建议)540Mbps 的串行分量视频数据解串并解码为 10 位并行数据。CLC031A 执行的功能包括:从串行数据中恢复时钟/数据、串行到并行数据转换、SMPTE 标准数据解码、NRZI 到 NRZ 转换、并行数据时钟生成、字帧同步、CRC 和 EDH 数据检查与处理、辅助数据提取以及自动视频格式确定。并行视频输出具有可变深度的 FIFO,可调整以将输出数据延迟多达 4 个并行数据时钟周期。通过配置和控制寄存器中的掩码和控制位,可从并行数据中有选择地提取辅助数据,并存储在片上 FIFO 中。还实现了反向 LSB 抖动处理。 CLC031A 独特的多功能 I/O 端口可外部访问配置和控制寄存器中存储的功能和数据。这一特性使设计人员在将 CLC031A 定制为所需应用时具有更大的灵活性。CLC031A 在通电或复位命令后会自动配置为默认工作状态。PLL、解串器和其他功能电路采用独立的电源引脚,可提高电源抑制比和噪声性能。 CLC031A 具有独特的内置自测试(BIST)和视频测试图案发生器(TPG)。BIST 使用户能够对设备进行全面测试。BIST 使用 TPG 作为输入数据,包括 SD 和 HD 分量视频测试图案、参考黑、PLL 和 EQ 异常情况以及适用于所有实现光栅的 75%饱和度、8 垂直彩条图案。彩条图案在色度和亮度条数据变化时具有可选的过渡编码。TPG 数据通过并行数据端口输出。 CLC031A 的内部电路由 +2.5V 供电,I/O 电路由 +3.3V 电源供电。功耗通常为 850mW。该器件采用 64 引脚 TQFP 封装。
商品特性
- 符合 SDTV/HDTV 串行数字视频标准
- 支持 270Mbps、360Mbps、540Mbps、1.483Gbps 和 1.485Gbps 串行视频数据速率,并具备自动检测功能
- 可选 LSB 去抖动
- 使用低成本 27MHz 晶体或时钟振荡器参考
- 快速 VCO 锁定时间:1.485Gbps 时小于 500μs
- 内置自测试(BIST)和视频测试图案发生器(TPG)
- 自动 EDH/CRC 字和标志处理
- 辅助数据 FIFO,具备广泛的数据包处理选项
- 可调节的 4 级深度并行输出视频数据 FIFO
- 灵活的控制和配置 I/O 端口
- LVCMOS 兼容的控制输入以及时钟和数据输出
- LVDS 和 ECL 兼容的差分串行输入
- 3.3V I/O 电源和 2.5V 逻辑电源供电
- 低功耗:通常为 850mW
- 64 引脚 TQFP 封装
- 商业温度范围 0℃ 至 +70℃
应用领域
- 视频编辑设备
- 磁带录像机
- 标准转换器
- 数字视频路由器和切换器
- 数字视频处理和编辑设备
- 视频测试图案发生器和数字视频测试设备
- 视频信号发生器
优惠活动
购买数量
(160个/托盘,最小起订量 1 个)近期成交0单

