ADRV9029BBCZ
带有观测路径的集成式四通道RF收发器
- 品牌名称
- ADI(亚德诺)
- 商品型号
- ADRV9029BBCZ
- 商品编号
- C3606731
- 商品封装
- BGA-289
- 包装方式
- 托盘
- 商品毛重
- 0.57克(g)
商品参数
| 属性 | 参数值 | |
|---|---|---|
| 商品目录 | 无线收发芯片 | |
| 频率范围 | 75MHz~6GHz | |
| 接口类型 | SPI | |
| 工作电压 | 1.71V~1.89V;950mV~1.05V;1.235V~1.365V |
| 属性 | 参数值 | |
|---|---|---|
| 输出功率 | - | |
| 数据速率 | 24.33Gbps | |
| 工作温度 | -40℃~+110℃ |
商品概述
ADRV9029是一款高度集成的射频(RF)捷变收发器,提供四个独立控制的发射机、用于监控每个发射机通道的专用观测接收机输入、四个独立控制的接收机、集成式合成器以及数字信号处理功能,可提供完整的收发器解决方案。该器件可满足蜂窝基础设施应用的性能要求,如小型蜂窝基站无线电、宏3G/4G/5G系统以及大规模多输入多输出(MIMO)基站。
接收机子系统由四个独立的、宽带宽、直接转换且具有宽动态范围的接收机组成。四个独立的发射机采用直接转换调制器,可实现低噪声运行和低功耗。该器件还包括两个宽带宽、分时复用的观测路径接收机,每个接收机有两个输入,用于监控发射机输出。
完整的收发器子系统包括自动和手动衰减控制、直流失调校正、正交误差校正(QEC)以及数字滤波功能,无需在数字基带中实现这些功能。其他辅助功能,如模数转换器(ADC)、数模转换器(DAC)以及提供一系列数字控制选项的通用输入/输出(GPIO)也集成其中。
为实现高水平的射频性能,该收发器包含五个完全集成的锁相环(PLL)。两个PLL为发射机和接收机信号路径提供低噪声、低功耗的小数N射频合成。第三个完全集成的PLL为观测接收机支持独立本振(LO)模式。第四个PLL为转换器和数字电路生成所需的时钟,第五个PLL为串行数据接口提供时钟。
多芯片同步机制可同步多个ADRV9029芯片之间所有本振和基带时钟的相位。所有压控振荡器(VCO)和环路滤波器组件均集成在内,并可通过数字控制接口进行调节。
该器件包含一个完全集成的低功耗数字预失真(DPD)自适应引擎,用于功率放大器线性化。DPD可使用高效功率放大器,降低基站无线电的功耗,同时减少与基带处理器接口所需的SERDES通道数量。
ADRV9029的低功耗波峰因数降低(CFR)引擎可降低输入信号的峰均比(PAR),在减轻基带处理器处理负载的同时,实现更高效率的发射链路。
串行数据接口由四个串行器通道和四个解串器通道组成。该接口支持JESD204B和JESD204C标准,数据速率高达24.33 Gbps。该接口还支持低带宽的交错模式,从而将高速数据接口通道数量减少至一个。支持固定和浮点数据格式。浮点格式可使内部自动增益控制(AGC)对解调器设备不可见。
ADRV9029直接由1.0 V、1.3 V和1.8 V稳压器供电,并通过标准串行外设接口(SPI)串口进行控制。包含全面的掉电模式,以在正常使用中最大限度地降低功耗。ADRV9029采用14 mm×14 mm、289球芯片级球栅阵列(CSP_BGA)封装。
商品特性
- 4个差分发射机
- 4个差分接收机
- 2个观测接收机,每个接收机有2个输入
- 中心频率:75 MHz至6000 MHz
- 用于功率放大器的完全集成式DPD自适应引擎
应用领域
- 3G/4G/5G时分双工(TDD)和频分双工(FDD)大规模MIMO、宏基站和小型蜂窝基站
优惠活动
购买数量
(90个/托盘,最小起订量 1 个)总价金额:
¥ 0.00近期成交0单
