TL16C550BPTR
商品参数
参数完善中
商品特性
- 可与所有现有的TL16C450软件兼容
- 复位后,所有寄存器与TL16C450寄存器集相同
- 在FIFO模式下,发送器和接收器各缓冲16字节FIFO,以减少对CPU的中断次数
- 在TL16C450模式下,保持和移位寄存器消除了CPU与串行数据之间精确同步的需要
- 可编程波特率发生器允许将任何输入参考时钟除以1到2^16 - 1,并生成内部16倍时钟
- 标准异步通信位(起始位、停止位和奇偶校验位)添加到或从串行数据流中删除
- 独立的接收时钟输入
- 发送、接收、线路状态和数据集中断独立控制
- 完全可编程的串行接口特性:
- 5、6、7或8位字符
- 偶校验、奇校验或无校验位生成和检测
- 1、1.5或2个停止位生成
- 波特率生成(DC至562 Kbit/s)
- 假起始位检测
- 完整的状态报告功能
- 三态输出提供TTL驱动能力,支持双向数据总线和控制总线
- 线路断开生成和检测
- 内部诊断功能:
- 环回控制用于通信链路故障隔离
- 断开、奇偶校验、溢出、帧错误模拟
- 完全优先级中断系统控制
- 调制解调器控制功能(CTS、RTS、DSR、DTR、RI和DCD)
- 更快的插件替代National Semiconductor NS16550A
- TL16C550B和TL16C550BI是TL16C450异步通信元件(ACE)的功能升级。在上电时(字符模式),TL16C550B和TL16C550BI与TL16C450功能相同,但可以切换到另一种模式(FIFO)以减轻CPU的软件负担。
- 在这种FIFO模式下,内部FIFO激活,允许在接收和发送模式下存储16字节(加上每字节3位错误数据)。为了最小化系统开销并最大化系统效率,所有逻辑都在芯片上。
- TL16C450的两个终端功能(RXRDY和TXRDY)已更改,以允许DMA传输信号。
- TL16C550B和TL16C550BI对从外围设备或调制解调器接收到的数据进行串行到并行转换,并对从CPU接收到的数据进行并行到串行转换。CPU可以在ACE操作的任何点读取和报告ACE的状态。报告的状态信息包括:正在进行的传输操作类型、操作状态以及遇到的任何错误条件。
- TL16C550B和TL16C550BI ACE包括可编程的板载波特率发生器。这些发生器能够将参考时钟输入除以1到2^16 - 1之间的除数,并生成16倍时钟来驱动内部发送器逻辑。还包括使用此16倍时钟驱动接收器逻辑的设置。ACE还包括完整的调制解调器控制能力和可根据用户需求通过软件定制的处理器中断系统,以最小化处理通信链路所需的计算量。
- TL16C550B提供40引脚DIP(N)、44引脚PLCC(FN)和48引脚TQFP(PT)封装。TL16C550BI提供44引脚PLCC(FN)封装。
优惠活动
购买数量
(1000个/袋,最小起订量 1 个)个
起订量:1 个1000个/袋
近期成交0单
