EP900PC-2
商品参数
| 属性 | 参数值 | |
|---|---|---|
| 商品目录 | 可编程逻辑器件(CPLD/FPGA) | |
| 类型 | EPLD | |
| 工作电压(VCCIO) | 4.75V~5.25V |
| 属性 | 参数值 | |
|---|---|---|
| 逻辑单元数 | - | |
| 逻辑阵列块数量 | - | |
| 工作温度 | 0℃~+70℃ |
商品概述
用于替代TTL和74HC的高密度逻辑器件。功能和引脚与Altera EP910兼容。高速,传输延迟tpd μ = 45 ns。所有寄存器可异步时钟控制,或通过两个同步时钟实现分组寄存器操作。24个宏单元,具有可配置I/O架构,允许36个输入和24个输出。“零功耗”(典型待机电流20μA)。可编程寄存器提供D、T、SR或JK触发器,并具有独立的异步清零控制。100%通用可测试——确保100%编程良率。可编程“安全位”可全面保护专有设计。封装选项包括40引脚、600密耳DIP和44引脚J形引脚芯片载体。提供完整的软件支持,具备原理图捕获、网表、布尔方程和状态机设计输入方法。
商品特性
- 用于替代TTL和74HC的高密度逻辑器件
- 功能和引脚与Altera EP910兼容
- 高速,传输延迟tpd μ = 45 ns
- 所有寄存器可异步时钟控制,或通过两个同步时钟实现分组寄存器操作
- 24个宏单元,具有可配置I/O架构,允许36个输入和24个输出
- “零功耗”(典型待机电流20μA)
- 可编程寄存器提供D、T、SR或JK触发器,并具有独立的异步清零控制
- 100%通用可测试——确保100%编程良率
- 可编程“安全位”可全面保护专有设计
- 封装选项包括40引脚、600密耳DIP和44引脚J形引脚芯片载体
- 提供完整的软件支持,具备原理图捕获、网表、布尔方程和状态机设计输入方法
优惠活动
购买数量
(1个/袋,最小起订量 1 个)个
起订量:1 个1个/袋
近期成交0单

