我的订单购物车(0)联系客服帮助中心供应商合作嘉立创产业服务群
领券中心备货找料立推专区爆款推荐TI订货PLUS会员BOM配单PCB/SMT工业品面板定制
预售商品
R8018610实物图
  • R8018610商品缩略图

温馨提醒:图片仅供参考,商品以实物为准

R8018610

R8018610

SMT扩展库SMT补贴嘉立创PCB免费打样
品牌名称
Intel/Altera
商品型号
R8018610
商品编号
C3247688
商品封装
CPGA-88(34.3x34.3)​
包装方式
袋装
商品毛重
1克(g)

商品参数

属性参数值
商品目录单片机(MCU/MPU/SOC)
CPU内核-
属性参数值
CPU最大主频10MHz

商品概述

M80C186EB是第二代CHMOS高集成微处理器。它具有全新的M80C186家族特性,包括静态CPU核心、增强型芯片选择解码单元、两个独立的串行通道、I/O端口以及空闲或待机低功耗模式的能力。

商品特性

  • 完全静态操作
  • 真正的CMOS输入和输出 -55°C至+125°C工作温度范围
  • 低功耗静态CPU核心
  • 两个独立的UART,每个都带有集成波特率发生器
  • 两个8位多路复用I/O端口
  • 可编程中断控制器
  • 三个可编程16位定时器/计数器
  • 时钟发生器
  • 十个带集成等待状态发生器的可编程芯片选择
  • 存储器刷新控制单元
  • 系统级测试支持(ONCE模式)
  • 直接寻址能力可达1MB存储器和64K I/O
  • 可选速度版本:16 MHz (M80C186EB-16),13 MHz (M80C186EB-13),8 MHz (M80C186EB-8)
  • 低功耗工作模式:空闲模式冻结CPU时钟但保持外设活动,掉电模式冻结所有内部时钟
  • 完整的系统开发支持:ASM86汇编器、PL/M 86、Pascal 86、Fortran 86、C-86及系统工具
  • 在电路仿真器(ICETM-186EB)
  • 支持M80C187数值协处理器接口
  • 可用封装:88引脚网格阵列(MG80C186EB)
  • 静态CPU核心
  • 增强的芯片选择解码单元
  • 两个独立的串行通道
  • I/O端口
  • 具备空闲或掉电低功耗模式的能力
  • 集成外设
  • 专用硬件加速有效地址计算
  • 提高多位移位和旋转指令以及乘法和除法指令的执行速度
  • 字符串移动指令以全总线带宽运行
  • 十条新指令
  • 完全静态操作
  • 删除了队列状态模式
  • 缓冲接口控制已更改,以便简化系统设计时序
  • 用于BIU与内部外设之间通信的独立内部总线
  • 十四个16位寄存器
  • 八个通用寄存器可用于算术和逻辑操作数
  • 四个寄存器(AX, BX, CX和DX)可用作16位寄存器或拆分为两对独立的8位寄存器
  • 四个寄存器(BP, SI, DI和SP)也可用于确定内存中操作数的偏移地址
  • 四个16位寄存器(CS, DS, ES, SS)选择立即可寻址代码、堆栈和数据的内存段
  • 两个剩余的特殊用途寄存器(IP和F)记录或修改M80C186EB处理器状态的某些方面
  • 指令集分为七类:数据传输、算术、移位/旋转/逻辑、字符串操作、控制转移、高级指令和处理器控制
  • 内存组织为一系列段,每段是一个最多包含64K (2^16) 8位字节的线性连续序列
  • 使用由16位基段和16位偏移组成的双组分地址(指针)来寻址内存
  • 通过将基值左移四位并加上16位偏移值来计算20位物理地址
  • 八种类别的寻址模式用于指定操作数
  • 对于操作寄存器或立即数的操作提供了两种寻址模式:寄存器操作数模式和立即数操作数模式
  • 提供六种模式来指定内存段中的操作数位置
  • 支持的数据类型:整数、序数、指针、字符串、ASCII、BCD、压缩BCD、浮点
  • 中断分为三类:硬件发起、软件(程序)发起和指令异常发起
  • 总线控制器生成本地总线控制信号,并采用HOLD/HLDA协议与其他总线主设备共享本地总线
  • 片上时钟发生器用于生成内部和外部时钟
  • 晶体振荡器、二分频计数器和两种低功耗工作模式
  • 集成外设包括:7输入中断控制单元、3通道定时器/计数器单元、2通道串行通信单元、10输出芯片选择单元、I/O端口单元、刷新控制单元、电源管理单元
  • 外设控制块(PCB)包含128 x 16寄存器文件
  • ICU按优先级合并中断请求,供CPU单独服务
  • TCU提供三个16位可编程定时器
  • 每个定时器至少有一个16位比较寄存器和一个16位计数寄存器
  • 定时器0和1各自有一个额外的16位比较寄存器
  • 计数寄存器每四个CPU时钟周期递增一次,每次定时器2到期时递增一次,或者在定时器输入引脚上的低到高转换时递增
  • 定时器0和1的输入时钟不得超过M80C186EB工作频率的四分之一
  • 当计数寄存器与比较寄存器中编程的值匹配时,可能会发生多种操作
  • 所有三个定时器都可以在比较寄存器与计数寄存器中的值匹配时产生中断
  • 定时器0和1具有一个输出引脚,当比较条件满足时可以改变状态或脉冲

应用领域

  • 诊断
  • 处理器间通信
  • 调制解调器接口
  • 终端显示接口

数据手册PDF

优惠活动

购买数量

(1个/袋,最小起订量 1 个)
起订量:1 个1个/袋

近期成交0