TSB14AA1AIPFB
3.3V IEEE 1394-1995 背板PHY
- 描述
- 提供背板1394环境,支持50或100Mbits/s的数据传输速率,单3.3V电源操作,支持扩展温度范围。
- 品牌名称
- TI(德州仪器)
- 商品型号
- TSB14AA1AIPFB
- 商品编号
- C3235986
- 商品封装
- TQFP-48(7x7)
- 包装方式
- 托盘
- 商品毛重
- 0.667克(g)
商品参数
| 属性 | 参数值 | |
|---|---|---|
| 商品目录 | 其他接口 | |
| 数据速率 | 100Mbps |
| 属性 | 参数值 | |
|---|---|---|
| 工作电压 | 3.3V | |
| 工作温度 | -40℃~+105℃ |
商品概述
TSB14AA1A(TSB14AA1A 指的是 TSB14AA1A、TSB14AA1AI 和 TSB14AA1AT 三种设备)是第二代 1394 背板物理层设备。建议在所有新设计中使用它,而不是第一代的 TSB14C01A。它提供了在基于背板的 1394 网络中实现单端口节点所需的物理层功能。TSB14AA1A 提供了两个用于发送的引脚、两个用于接收的引脚以及两个用于外部控制数据和 strobe 的收发器的引脚。除了支持开漏驱动器外,TSB14AA1A 还可以支持三态(高阻抗)驱动器。TSB14AA1A 并不是设计用来直接驱动背板的;此功能必须由外部提供。TSB14AA1A 设计为与链路层控制器(LLC)接口,例如 TSB12LV01B、TSB12LV32、TSB12LV21B 等。
对于仅 S100 异步操作,TSB14AA1A 需要一个外部 98.304 MHz 的参考振荡器输入;对于仅 S50 异步操作,则需要 49.152 MHz 的参考振荡器输入。两个时钟选择引脚(CLK_SEL0, CLK_SEL1)选择 TSB14AA1A 的速度模式。在 S100 操作中,98.304 MHz 的参考信号被内部分频以提供 49.152 MHz 的系统时钟信号,这些信号用于控制传出编码的 strobe 和数据信息的传输。49.152 MHz 时钟信号还提供给相关的 LLC,用于同步两块芯片,并用于重新同步接收到的数据。在 S50 操作中,使用 49.152 MHz 的参考信号。该参考信号被内部分频以提供 S50 操作所需的 24.576 MHz 系统时钟信号。
在数据包传输期间,要传输的数据位从 LLC 通过两条并行路径接收,并在 TSB14AA1A 内部与时钟同步锁存。这些位被串行组合、编码,并作为传出的数据-strobe 信息流进行传输。在传输过程中,编码的数据信息在 TDATA 上发送,编码的 strobe 信息在 TSTRB 上发送。
在数据包接收期间,数据信息在 RDATA 上接收,strobe 信息在 RSTRB 上接收。接收到的数据和 strobe 信息被解码以恢复接收到的时钟信号和串行数据位,这些数据位被重新同步到本地系统时钟。串行数据位被分成两条并行流并发送到相关的 LLC。PHY-Link 接口已经符合 IEEE 1394a–2000 标准,包括时序和每次 1394 总线复位后自动将寄存器 0 传输到链路层。
TSB14AA1A 是一个 3.3 V 设备,提供 LVCMOS 电平输出。TSB14AA1A 是一个仅异步操作的设备。
商品特性
- 提供支持50或100 Mbits/s异步传输速率的背板1394环境,跨2个蚀刻层
- 单3.3-V电源操作,接收接口具有5-V容差
- 支持三态驱动器和开漏驱动器
- 软件兼容TSB14CO1APM
- 增强与1394电缆链路层的兼容性。兼容1394–1995和1394a–2000链路层;PHY/链路接口符合1394a标准
- 支持IEEE 1394–1995的规定
- 广泛的测试性和调试功能。扩展寄存器集,包括自动保存最后节点赢得仲裁的ID和优先级
- 100 MHz或50 MHz振荡器提供传输、接收数据和链路层控制器(LLC)时钟
- 逻辑执行系统初始化和仲裁功能。包含数据选通信号编码和解码功能。传入数据重新同步到本地时钟
- 操作温度范围为0°C至70°C(无后缀),-40°C至85°C(I后缀),-40°C至105°C(T后缀)
- 采用非常紧凑的48引脚7x7x1 mm PFB封装
优惠活动
购买数量
(250个/托盘,最小起订量 1 个)总价金额:
¥ 0.00近期成交0单
