HIP6501A与HIP6020或HIP6021搭配使用,可简化微处理器和计算机应用中符合ACPI标准的设计。该IC将两个线性控制器、一个低电流传输晶体管以及监控和控制功能集成到一个16引脚SOIC封装中。一个线性控制器在睡眠状态(S3、S4/S5)期间,根据3.3V_DUAL使能引脚的状态指示,通过外部传输晶体管从ATX电源的5VSB输出产生3.3V DUAL电压平面,为PCI插槽供电。在S0和S1(活动)操作状态下,使用另一个传输晶体管切换到ATX 3.3V输出,以实现PCI操作。第二个线性控制器在活动状态下通过外部传输晶体管为计算机系统的2.5V/3.3V内存供电。在S3状态下,集成的传输晶体管提供2.5V/3.3V睡眠状态电源。第三个控制器在活动状态下通过切换到ATX 5V输出,或在睡眠状态下切换到ATX 5VSB,为5VDUAL平面供电。HIP6501A的操作模式(活动状态输出或睡眠状态输出)可通过两个控制引脚S3和S5̅进行选择。通过两个使能引脚EN3VDL和EN5VDL可进一步控制不同电源模式的激活逻辑。在活动状态下,3.3VDUAL线性稳压器使用外部N沟道传输MOSFET将输出(V0UT1)直接连接到ATX(或等效)电源提供的3.3V输入,同时损耗极小。在睡眠状态下,3.3V_DUAL输出通过一个也位于控制器外部的NPN晶体管从ATX 5VSB获取。2.5/3.3V_MEM输出在活动状态下的功率传输通过外部NPN晶体管完成,对于3.3V设置也可通过NMOS开关完成。在睡眠状态下,该输出的导通转移到内部传输晶体管。5VDUAL输出通过两个外部MOS晶体管供电。在睡眠状态下,PMOS(或PNP)晶体管传导来自ATX 5VSB输出的电流,而在活动状态下,电流传导转移到连接到ATX 5V输出的NMOS晶体管。与3.3V DUAL输出类似,5V_DUAL输出的操作不仅由S3和S5引脚的状态决定,还由EN5VDL引脚的状态决定。