SCANSTA101SMX-NS
SCANSTA101低电压IEEE 1149.1系统测试访问(STA)主控器
SMT扩展库SMT补贴嘉立创PCB免费打样
- 描述
- SCANSTA101设计用于作为IEEE 1149.1边界扫描测试系统的主控器,支持IEEE 1532标准进行可编程设备的在系统配置。
- 品牌名称
- TI(德州仪器)
- 商品型号
- SCANSTA101SMX-NS
- 商品编号
- C3212349
- 包装方式
- 编带
- 商品毛重
- 1克(g)
商品参数
| 属性 | 参数值 | |
|---|---|---|
| 商品目录 | 其他接口 | |
| 接口类型 | JTAG |
| 属性 | 参数值 | |
|---|---|---|
| 工作电压 | 3V~3.6V | |
| 工作温度 | -40℃~+85℃ |
商品概述
SCANSTA101 设计用作 IEEE 1149.1 边界扫描测试系统的测试主控器。它适用于嵌入式 IEEE 1149.1 应用,也可作为独立边界扫描测试仪的组件。 SCANSTA101 是 SCANPSC100 的增强版,可替代 SCANPSC100。SCANSTA101 支持 IEEE 1149.1 测试访问端口 (TAP) 标准和用于可编程器件系统内配置的 IEEE 1532 标准。 SCANSTA101 提高了测试向量吞吐量,并减少了系统处理器的软件开销。SCANSTA101 为系统处理器提供了一个简单的基于寄存器的接口。C 语言源代码可包含在嵌入式系统软件中。SCANSTA101 及其支持软件的组合构成了用于边界扫描操作的简单 API。 SCANSTA101 与系统处理器之间的接口通过读写寄存器实现,其中一些寄存器映射到 SCANSTA101 内存中的位置。硬件握手和中断线作为处理器接口的一部分提供。 SCANSTA101 有两种形式:一是采用 49 引脚 NFBGA 封装的独立器件;二是作为用于可编程逻辑器件综合的 IP 宏。
商品特性
- 兼容 IEEE Std. 1149.1 (JTAG) 测试访问端口和边界扫描架构,由 SCAN Ease(扫描嵌入式应用软件开发工具)软件 2.0 版支持
- 使用通用异步处理器接口;与多种处理器和处理器时钟 (PCLK) 频率兼容
- 16 位数据接口(IP 可扩展至 32 位),2k x 32 位双端口内存
- 支持即时加载 (LotF) 和预加载向量操作模式
- 板载定序器允许进行多向量操作,如将数据加载到 FPGA 所需的操作
- 板载比较器支持将测试数据输入 (TDI) 与预加载的预期数据进行验证
- 测试数据输入 (TDI) 端口处有 32 位线性反馈移位寄存器 (LFSR) 用于特征压缩
- 状态、移位和 BIST 宏允许使用预定的测试模式选择 (TMS) 序列
- 在 3.3 V 电源电压下工作,I/O 可承受 5 V 电压
- 输出支持掉电三态模式。
优惠活动
购买数量
(2000个/圆盘,最小起订量 1 个)个
起订量:1 个2000个/圆盘
总价金额:
¥ 0.00近期成交0单
