商品参数
参数完善中
商品概述
LS384 是一个8位乘1位的顺序逻辑元件,它使用内部的Booth算法执行两个以二进制补码形式表示的数字的数字乘法,从而生成无需外部校正的二进制补码乘积。该器件接受一个8位被乘数(X输入)并将这些数据存储在八个内部锁存器中。这些锁存器通过清零输入进行控制。当清零输入为低电平时,所有内部触发器被清零,并且X锁存器打开以接受新的被乘数数据。当清零输入为高电平时,锁存器关闭,并且对X输入的变化不敏感。
乘数的数据通过Y输入以串行比特流的形式传递,最低有效位在前。乘积从PROD输出端按钟控方式输出,最低有效位在前。
m位被乘数与n位乘数相乘的结果是一个(m+n)位的乘积。为了产生这个二进制补码乘积,必须对LS384进行m+n个时钟周期的时钟驱动。n位乘数(Y输入)的符号位数据必须扩展剩余的m位来完成乘法周期。
该器件还包含一个K输入端,以便可以级联多个器件以处理更长长度的X字。当级联时,一个器件的PROD输出连接到下一个器件的K输入。模式输入用于指示哪个器件包含了最高有效位。根据8位片段在总X字长中的位置,模式输入接高电平或低电平。包含最高有效位的器件接低电平,而所有较低位包接高电平。
应用领域
- 8位并行乘数数据输入
- 串行乘法器数据输入
- 用于乘法的串行数据输出
- 可级联任意位数
- 典型最大时钟频率40 MHz
- 补码乘法
- 仅数值乘法
