ZL30621LFF7
ZL30621LFF7
SMT扩展库SMT补贴嘉立创PCB免费打样
- 品牌名称
- MICROCHIP(美国微芯)
- 商品型号
- ZL30621LFF7
- 商品编号
- C2669234
- 商品封装
- LGA-64(10x5)
- 包装方式
- 编带
- 商品毛重
- 0.001克(g)
商品参数
参数完善中
商品特性
- 符合ITU - T G.813/G.8262标准(选项1和2)
- 可从任何≥10 MHz的TCXO主时钟进行低抖动操作,主时钟抖动衰减器通过消除对TCXO/OCXO低抖动的要求来降低成本
- 可编程带宽,0.1Hz至10Hz
- 可衰减高达数UI的输入时钟抖动
- 无中断参考切换
- 高分辨率保持平均
- 数字控制相位调整
- 最多3个输入,2个差分/CMOS输入,1个CMOS输入
- 输入频率范围为8kHz至1250MHz(CMOS输入为8kHz至300MHz)
- 每个输入的活动和频率监测
- 自动或手动参考切换
- 输出频率范围为<1 Hz至1035MHz
- 高分辨率分数频率转换,误差为0ppm
- 封装设计,无需外部VCXO或环路滤波器组件
- 每个输出都有独立的分频器
- 输出抖动低至0.25ps RMS(12kHz - 20MHz积分带宽)
- 输出为CML或2xCMOS,可与LVDS、LVPECL、HSTL、SSTL和HCSL接口
- 在2xCMOS模式下,P和N引脚可以是不同的频率(例如125MHz和25MHz)
- 每个输出有独立的电源引脚,CMOS输出电压范围为1.5V至3.3V
- 精确的输出对齐电路和每个输出的相位调整
- 每个输出可独立启用/禁用,无毛刺启动/停止(高电平或低电平停止)
- 上电时可从内部EEPROM自动自配置;最多可通过引脚选择四种配置
- 数控振荡器模式
- 通过外部反馈实现输入到输出的对齐
- SPI或I²C处理器接口
- 易于使用的评估软件
- 使DPLL能够从任何≥10MHz的TCXO或OCXO运行,而不受抖动影响
- 当使用低成本晶体或XO时,输出抖动取决于晶体/XO,而不是TCXO/OCXO抖动
- 通过消除对TCXO或OCXO严格的抖动要求来降低成本
- 最多三个输入时钟,两个差分或单端输入,一个单端输入
- 输入时钟频率范围为8kHz至1250MHz(差分输入)或300MHz(单端输入)
- 支持的电信频率包括PDH、SDH、同步以太网、OTN、无线通信
- 每个输入由可编程的活动监测器和频率监测器持续监测
- 快速活动监测器可在几个时钟周期缺失后使选定的参考失效
- 频率测量和监测,分辨率为1ppm,具有接受/拒绝滞后功能
- 可选的GPIO断言输入时钟无效功能,以响应来自PHY的LOS信号
- 超高分辨率DPLL架构
- 状态机可在跟踪和自由运行/保持状态之间自动转换
- 可选择恢复或非恢复参考选择算法
- 可编程带宽,0.1Hz至10Hz
- 增益峰值小于0.1dB
- 可编程相位斜率限制
- 可编程跟踪范围(即锁定范围)
- 真正的无中断参考切换,输出时钟相位瞬变小于200ps
- 输出相位以10ps为步长进行调整
- 高分辨率频率和相位测量
- 快速检测输入时钟故障并转换到保持模式
- 保持频率平均,具有可编程的平均时间和延迟时间
- 超高分辨率分数缩放(即非整数倍频)
- 任意到任意频率转换,误差为0ppm
- 两个高速分频器(整数4至15,半分频4.5至7.5)
- 易于配置,完全封装设计,无需外部VCXO或环路滤波器组件
- 三个低抖动输出时钟
- 每个输出可以是一个差分输出或两个CMOS输出
- 输出时钟频率范围为1Hz至1035MHz(CMOS和HSTL输出最大为250MHz)
- 输出抖动低至0.25ps RMS(12kHz至20MHz)
- 在CMOS模式下,额外的分频器允许OCxN引脚是OCxP引脚的整数分频
- 输出可轻松与CML、LVDS、LVPECL、HSTL、SSTL、HCSL和CMOS组件接口
- 支持的电信频率包括PDH、SDH、同步以太网、OTN
- 复杂的输出到输出相位对齐
- 每个输出的高分辨率、无限制范围的相位调整
- 每个输出可独立启用/禁用
- 每个输出无毛刺启动/停止(高电平或低电平停止)
- SPI或I²C串行微处理器接口
- 上电时可从内部EEPROM存储器自动自配置;通过引脚控制指定四种存储配置之一
- 数控振荡器(NCO)模式允许系统软件以优于0.01ppb的分辨率控制DPLL频率
- 通过外部反馈实现输入到输出的对齐
- 最多八个通用I/O引脚,每个引脚有多种状态和控制选项
- 输出帧同步信号:2kHz或8kHz(SONET/SDH)、1Hz(IEEE 1588)或其他频率
- 对本地振荡器频率误差进行内部补偿
- 简单直观的基于Windows的图形用户界面
- 支持所有设备功能和寄存器字段
- 使ZL30621的实验室评估快速简便
- 生成配置脚本并存储在内部EEPROM中
- 生成完整或部分配置脚本,以便在系统处理器上运行
- 可与ZL30621评估板配合使用,也可独立使用
应用领域
- 用于SONET/SDH、SyncE、无线基站和其他系统的电信定时卡
