CDC5801ADBQR
CDC5801ADBQR
SMT扩展库SMT补贴嘉立创PCB免费打样
- 描述
- CDC5801A 具有可编程延迟和相位对齐的低抖动时钟倍频器和分频器
- 品牌名称
- TI(德州仪器)
- 商品型号
- CDC5801ADBQR
- 商品编号
- C2664242
- 商品封装
- SSOP-24-150mil
- 包装方式
- 编带
- 商品毛重
- 0.001克(g)
商品参数
| 属性 | 参数值 | |
|---|---|---|
| 商品目录 | 时钟发生器/频率合成器/PLL | |
| 最大输出频率 | 500MHz | |
| 工作电压 | 3V~3.6V |
| 属性 | 参数值 | |
|---|---|---|
| 输出通道数 | 1 | |
| 工作温度 | -40℃~+85℃ |
商品概述
CDC5801A设备提供从单端参考时钟(REFCLK)到差分输出对(CLKOUT/CLKOUTB)的时钟乘法和除法。乘法和除法终端(MULT/DIV0:1)提供了频率乘法和除法比率的选择,生成CLKOUT/CLOUTKB频率范围从12.5 MHz到500 MHz,输入参考时钟(REFCLK)范围为19 MHz至125 MHz。参见表1和表2以获取详细频率支持。 实现的相位对准器提供了在CLKOUT/CLKOUTB与REFCLK或系统中的任何其他CLK之间进行相位对准(零延迟)的可能性,通过将需要对准的时钟馈送到DLYCTRL和LEADLAG终端。相位对准器还允许用户以2.6 mUI(单位间隔)为步长延迟或提前CLKOUT/CLKOUTB。每当DLYCTRL终端上升沿出现时,只要LEADLAG终端处于低电平,输出时钟就会被延迟2.6-mUI的步长。同样地,每当DLYCTRL终端上升沿出现时,只要LEADLAG终端处于高电平,输出时钟就会提前2.6-mUI的步长。CDC5801A具有失效
相似推荐
其他推荐
- CDCM6208V1FRGZR
- CDC2536DBR
- CDC536DBR
- CDCVF2509APWR
- LMX2581ESQX/NOPB
- LMX2531LQX1226E/NOPB
- LMX2581SQX/NOPB
- LMX2531LQX2570E/NOPB
- LMK04906BISQX/NOPB
- LMK03806BISQX/NOPB
- LMX2531LQX1650E/NOPB
- SN65LVDS150PWR
- LMK04133SQ/NOPB
- LMK04133SQX/NOPB
- LMK04111SQ/NOPB
- LMK04110SQ/NOPB
- LMK04101SQ/NOPB
- LMK04100SQ/NOPB
- LMK04102SQ/NOPB
- LMX2531LQ3010E/NOPB
- LMX2531LQ1226E/NOPB
