Z16C3516VSG
Z16C3516VSG
- 品牌名称
- Zilog
- 商品型号
- Z16C3516VSG
- 商品编号
- C2614554
- 商品封装
- PLCC-68(24.2x24.2)
- 包装方式
- 管装
- 商品毛重
- 0.001克(g)
商品参数
参数完善中
商品概述
Z16C35 ISCCrM是一款CMOS超集成器件,其灵活的总线接口单元(BIU)将内置的直接内存访问(DMA)单元与CMOS串行通信控制器(SCC)单元相连。 ISCC是一款双通道、多协议数据通信外设,可轻松与采用复用或非复用地址和数据总线的CPU接口。先进的CMOS工艺具有低功耗、高性能和出色的抗噪能力。内部寄存器的编程灵活性使ISCC可配置用于各种串行通信应用。众多片上特性,如简化的总线接口、四通道DMA、波特率发生器、数字锁相环和晶体振荡器,极大地减少了对外部逻辑的需求。此外,还增加了包括10x19位状态FIFO等特性,以支持使用片上DMA控制器进行高速SDLC传输。 ISCC通过使用/UAS和/AS信号选通输出32位复用地址,每个DMA通道的寻址范围可达4GB。 ISCC可处理异步格式、面向字节的同步协议(如IBM Bisync)以及面向位的同步协议(如HDLC和IBM SDLC)。这款多功能器件几乎支持任何串行数据传输应用(终端、打印机、软盘、磁带驱动器等)。 该器件可在任何同步模式下生成和校验CRC码,并可通过编程在各种模式下检查数据完整性。ISCC的两个通道还具备调制解调器控制功能。在不需要这些控制的应用中,调制解调器控制可用于通用I/O。 支持标准的Zilog中断菊花链,用于中断优先级控制。在内部,SCC单元的中断优先级高于DMA单元。 DMA单元由四个DMA通道组成,每个SCC通道分别有一个发送通道和一个接收通道。10 MHz版本的每个DMA传输周期时间为400 ns,DMA传输之间无空闲周期。 DMA单元采用简单的旁路模式DMA传输,便于DMA单元编程,同时提供强大而高效的DMA访问。该单元不支持内存到内存的传输。 四个DMA通道之间的优先级可根据用户应用进行编程设置。ISCC DMA与其他系统DMA之间的总线优先级控制信号仲裁应在ISCC外部处理。 BIU与大多数系统/CPU总线结构和时序具有通用接口。硬件复位后对ISCC的首次写入将确认所采用的总线接口类型。
商品特性
- 低功耗CMOS技术,两个通用SCC通道、四个DMA通道和通用总线接口单元
- 软件与Zilog CMOS SCC兼容
- 4个DMA通道;SCC有两个发送通道和两个接收通道
- 每个DMA通道的寻址范围为4GB
- 旁路DMA传输模式
- 可编程的DMA通道优先级
- 独立的DMA寄存器组
- 通用总线接口单元,可与大多数CPU的复用或非复用总线简单接口:与680x0和8x86 CPU兼容
- 32位地址复用至16引脚地址/数据线
- 8位数据支持高低字节交换
- 10 MHz时序,计划支持16 MHz时序
- 68引脚PLCC封装
- 支持所有Zilog CMOS SCC特性
- 两个独立的、0至4.0 M bit/秒的全双工通道,每个通道都有独立的晶体振荡器、波特率发生器和用于时钟恢复的数字锁相环电路
- 在程序控制下进行多协议操作;可编程实现NRZ、NRZl或FM数据编码
- 异步模式,每个字符5至8位,1、1.5或2个停止位;可编程时钟因子;中断检测和生成;奇偶校验、溢出和帧错误检测
- 同步模式,在一个或两个同步字符上进行内部或外部字符同步,以及使用预设为全1或全0的CRC - 16或CRC - CCITT进行CRC生成和校验
- SDLC/HDLC模式,具备全面的帧级控制、自动零插入和删除、I字段残差处理、中止生成和检测、CRC生成和校验以及SDLC环回模式操作
- 本地环回和自动回显模式
- 支持T1数字干线
- 增强型SDLC 10x19状态FIFO,用于支持DMA
- 完整的CMOS SCC寄存器组
优惠活动
购买数量
(20个/管,最小起订量 1 个)近期成交0单
